
ICS308
可编程串行QUAD PLL合成器VERSACLOCK
SER PROG时钟合成器
外部元件
系列终端电阻
时钟输出走线超过一英寸应该用系列
终止。以系列终止50Ω迹线(一
常用的走线阻抗) ,放置一个33Ω的电阻
串联在时钟线,尽量靠近时钟输出
销越好。时钟的标称阻抗
输出为20Ω
.
VDD引脚越好。没有通孔,应使用
之间的去耦电容和VDD引脚。在PCB
跟踪到VDD引脚应保持尽可能的短,以
应在PCB走线通过地面。
2)外部晶振应安装就在旁边
该设备具有短的走线。 X1和X2的痕迹
不应该被路由成彼此相邻以最小
空间,相反,他们应该分开并远离
其他痕迹。
3 )为了减少EMI,在33Ω串联端接电阻
(如果需要的话)应放置在靠近每个时钟输出。
4)优化布局之一,在所有组件
电路板的同一侧,通过其他最大限度地减少通孔
信号层。
频闪拉电阻
为了使设备在缺省状态下启动时,一
250千欧的上拉电阻是必要的。
去耦电容
对于任何高性能的混合信号IC,该
ICS308必须从系统的电源分离
噪音进行优化。
0.01μF的去耦电容必须连接
每个VDD与PCB地平面之间。
ICS308配置能力
该ICS308的结构允许用户容易地
将设备配置为一个宽范围的输出的
的频率,对于一个给定的输入参考频率。
倍频锁相环提供了高度的
精度。在M / N值(乘法器/除法值
可用来产生目标的VCO的频率)可以是
M = 1的范围内设定为2048和N = 1至1024 。
该ICS308还提供了单独的输出鸿沟
值,从2到20 ,以允许两个输出时钟
银行支持从各种不同的频率值
同样的PLL 。
每个输出频率可以表示为:
输出频率。 = (参考频率) * (M / N) /分频输出
晶体负载电容
该器件晶振连接应包括垫
小电容器从X1到地面和从X2到
地面上。这些电容器用于调节的杂散
电路板的电容相匹配的名义上
所需的晶体负载电容。由于负载
电容只能在此修整增加
过程中,要保持杂散电容到是很重要的
最低用很短的PCB走线(无孔)
晶体和器件之间。水晶电容必须
从各引脚X1和X2到的连接
地面上。
这些水晶瓶盖应等于的值(单位为pF ) (C
L
-6 pF的)* 2 。在这个方程,C
L
=晶体负载电容
单位为pF 。例如:对于具有16 pF负载晶体
电容,每个电容的晶体是20 pF的
[(16-6) x 2 = 20].
PCB布局建议
为确保最佳的设备性能和最低的输出
相位噪声,遵循以下原则应该是
观察到。
1 )每一个0.01μF去耦电容应
安装在电路板的元件侧靠近
IDT / ICS
可编程串行QUAD PLL合成器VERSACLOCK 4
ICS308
REV 120507