
www.ti.com
TL16C752C
双UART
具有64字节FIFO
SLLS646 - 2008年3月
终端功能
终奌站
名字
A0
A1
A2
CDA , CDB ,
号
PFB
28
27
26
40, 16
RHB
18
17
16
I
I
I
I
地址位0选择。内部寄存器地址选择。请参阅
表7
为注册
地址映射。
地址位1选择。内部寄存器地址选择。请参阅
表7
为注册
地址映射。
地址位2选择。内部寄存器地址选择。请参阅
表7
为注册
地址映射。
载波检测(低电平有效) 。这两个输入与UART通道A相关
B.通过这些引脚上的低表明承运人已被调制解调器检测
该信道。
芯片选择A和B (低电平有效) 。这些引脚使用户之间的数据传输
CPU和TL16C752C用于信道(多个)处理。每个UART (A , B,
C,D)是通过提供一种低在相应的CSA通过CSD销处理。
清除发送(低电平有效) 。这两个输入与UART通道A相关
和B低的CTS引脚指示调制解调器或数据集准备接受
从TL16C752C发送数据。状态通过读取MSR进行检查[4]。这些
引脚只影响发送时自动CTS功能有效接收操作
通过增强的特性寄存器( EFR [7]) ,用于硬件流控制操作。
数据总线(双向) 。这些引脚是8位, 3态数据总线用于传送
信息或来自用于控制的CPU 。 D0是最显着的一点和FI RST数据
在发送比特或接收串行数据流。
数据设置就绪(低电平有效) 。这两个输入与UART通道相关联
从A到B.低这两个引脚指示调制解调器或数据设备上,并且
准备好与UART的数据交换。
数据终端就绪(低电平有效) 。这两个输出与UART相关
通过B.低这两个引脚上的通道A表示TL16C752C开机
并准备就绪。这些引脚可以通过调制解调器控制寄存器来控制。写1
到MCR [ 0 ]设置DTR输出低电平,使调制解调器。这些引脚的输出
写0到MCR [ 0 ] ,或在复位后高。这些引脚也可以在使用
RS-485模式以控制外部RS-485驱动器或收发器。
功率信号和电源地
中断A和B (高电平有效) 。这些引脚提供独立的通道中断, INTA -D 。
INTA - D被使能时的MCR [3]被设定为1 ,中断是在中断使能
使能寄存器( IER ),当中断条件存在。中断条件包括:
接收器的错误,可接收缓冲区的数据,发送缓冲区为空,或者当调制解调器
状态标志被检测到。 INTA - D在复位后为高阻态。
读取输入(低电平有效选通) 。在IOR有效的低电平加载一个内部的内容
寄存器地址位A0 -A2定义到TL16C752C数据总线( D0 - D7 )的
访问由外部CPU 。
写输入(低电平选通) 。在IOW有效的低电平传输的内容
数据总线( D0-D7 )从外部的CPU的内部寄存器是受限定
地址位A0 -A2 。
无内部连接
用户定义的输出。此功能与通道A和B的关联
这些引脚的状态由用户通过对MCR的软件设置来定义
寄存器,位3的INTA - B被设置为主动模式和OP为逻辑0时, MCR- 3被设定
为逻辑1的INTA - B被设置为三态模式和OP为逻辑1时, MCR- 3被设定
为逻辑0。见第3位,调制解调器控制寄存器( MCR位3 ) 。这两个引脚的输出
复位后高。
复位。 RESET复位内部寄存器和所有的输出。 UART发送器
输出和接收器输入是在复位期间禁用。见TL16C752C外部
重置为初始条件的详细信息。 RESET为高电平有效输入。
环形指示灯(低电平有效) 。这两个输入与UART通道A相关
和B为逻辑低电平这些引脚指示调制解调器已经从接收到振铃信号
电话线。在这些输入引脚由低到高的转变产生调制解调器
状态中断,如果启用。这些输入的状态被反映在调制解调器状态
寄存器( MSR ) 。
I / O
描述
CSA , CSB ,
10, 11
7, 8
I
CTSA , CTSB ,
38, 23
25, 15
I
D0–D4,
D5–D7
DSRA , DSRB ,
44–48,
1–3
39, 20
27–31
32, 1, 2
I / O
I
DTRA , DTRB ,
34, 35
22, 23
O
GND
17
12
PWR
INTA , INTB ,
30, 29
20, 19
O
IOR
19
13
I
IOW
NC
15
12, 24
35, 37
11
I
OPA , OPB
32, 9
O
RESET
36
24
I
RIA , RIB ,
41, 21
I
2008 ,德州仪器
提交文档反馈
产品文件夹链接( S) :
TL16C752C
3