
ATmega103(L)
程序继续执行地址PC + K + 1的相对地址k为-2048到
2047.
EEPROM数据存储器
EEPROM存储器被组织成一个独立的数据空间,其中单字节可以
进行读取和写入。 EEPROM中至少有100,000次写/擦除的耐力
周期。 EEPROM与CPU之间的连接在第57页试样描述
fying的EEPROM地址寄存器, EEPROM的数据寄存器和EEPROM
控制寄存器。
本节说明访问的时序指令执行
内部存储器存取。
AVR的CPU由系统时钟直径驱动,直接从外部产生的
时钟晶体芯片。没有内部时钟进行分频。
图20显示了并行取指和启用指令执行
哈佛架构和快速访问寄存器文件的概念。这是基本的
流水线概念,性能高达1 MHz的MIPS与相应的唯一结果
每单位电力成本每职能,职能每个时钟和功能。
图20 。
并行取指和指令执行
T1
T2
T3
T4
存储器访问时间
与教学
执行时序
系统时钟=
第一个指令获取
第一个指令执行
第二个指令获取
第二个指令执行
3取指令
3指令执行
4取指令
图21显示的是寄存器文件内部访问时序。在一个单个时钟周期,
使用两个寄存器操作数进行ALU操作被执行,并将结果存回
到目的寄存器中。
图21 。
单时钟周期ALU操作
T1
T2
T3
T4
系统时钟=
总执行时间
寄存器操作数取
ALU操作执行
结果写回
17
0945I–AVR–02/07