
机密
引脚分配表
(续)
信号
RXD<29>
RXD<3>
RXD<30>
RXD<31>
RXD<4>
RXD<5>
RXD<6>
RXD<7>
RXD<8>
RXD<9>
SONETRX_PARIN
LFI_n
RXFRAME_PULSE
DQ1<0>
DQ1<1>
DQ1<10>
DQ1<11>
DQ1<12>
DQ1<13>
DQ1<14>
DQ1<15>
DQ1<16>
DQ1<17>
DQ1<18>
DQ1<19>
DQ1<2>
DQ1<20>
DQ1<21>
DQ1<22>
DQ1<23>
DQ1<24>
DQ1<25>
DQ1<26>
DQ1<27>
DQ1<28>
DQ1<29>
DQ1<3>
DQ1<30>
DQ1<31>
DQ1<4>
DQ1<5>
DQ1<6>
DQ1<7>
DQ1<8>
DQ1<9>
CE1
CE2
球
T26
J25
U25
U26
J26
J27
J28
K25
K26
K28
H25
H24
F27
E27
D27
D24
C24
B24
F23
D23
C23
B23
F22
E22
C22
G26
F21
E21
D21
C21
B21
E20
C20
B20
E19
B19
F26
B18
A18
E26
F25
D25
C25
G24
E24
B17
D19
CY7C9536B
PIN TYPE
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
HSTL / LVTTL / LVPECL_IN
LVTTL_in
HSTL / LVTTL / LVPECL_IN
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_IO
LVTTL_out
LVTTL_out
文件编号: 38-02078牧师* G
第26页46