位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1347页 > CY7C53120E2-10AXI > CY7C53120E2-10AXI PDF资料 > CY7C53120E2-10AXI PDF资料1第8页

CY7C53150
CY7C53120
外部存储器接口时序 - CY7C53150 ,V
DD
±
10%
(V
DD
= 4.5V至5.5 V ,T
A
= -40 ° C至+ 85°C
[2]
)
参数
t
CYC
PW
EH
PW
EL
t
AD
t
AH
t
RD
t
RH
t
WR
t
WH
t
DSR
t
DHR
t
DHW
t
DDW
t
DHZ
t
DDZ
t
加
脉冲宽度,E高
[16]
脉冲宽度,E低
[16]
延迟,E高到地址有效
[20]
地址保持时间后ê高
[20]
延迟,E高到R / W有效的读
[20]
R / W保持时间阅读后ê高
延迟,E高到R / W有效的写
R / W保持时间写后ê高
读数据建立时间到E高
数据保持时间读ê后高
数据保持时间写E后
延迟,E低到数据有效
数据三态保持时间后低辐射LOW
[19]
延迟,E高到数据三态
[18]
外部存储器存取时间(t
加
= t
CYC
– t
AD
– t
DSR
)在
20 MHz的输入时钟
高
[17, 18]
描述
存储周期时间(系统时钟周期)
[15]
分钟。
100
t
CYC
/2 – 5
t
CYC
/2 – 5
—
10
—
5
—
5
15
0
10
—
0
—
50
马克斯。
3200
t
CYC
/2 + 5
t
CYC
/2 + 5
35
—
25
—
25
—
—
—
—
12
—
42
—
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
差分收发器电气特性
特征
接收器共模电压范围内保持迟滞
[21]
接收器共模范围与未指定的滞后操作
输入失调电压
传播延迟( F = 0 ,V
ID
= V
HYS
/ 2 + 200毫伏)
输入阻抗
唤醒时间
差分输出阻抗为CP2和CP3
[22]
图2.信号加载于时序规格除非另有说明
测试信号
C
L
= 20 pF的对于E
C
L
= 30 pF适用于A0 -A15 , D0-D7 ,和R / W
C
L
C
L
= 50 pF适用于所有其他信号
分钟。
1.2
0.9
–0.05V
HYS
– 35
—
5
—
马克斯。
V
DD
– 2.2
V
DD
– 1.75
0.05V
HYS
+ 35
230纳秒
—
10
35
单位
V
V
mV
ns
MΩ
μs
Ω
图3.测试点的水平为E脉冲宽度测量
PW
EH
2.0V
0.8V
PW
EL
2.0V
笔记
15. t
CYC
= 2 (1 / f)所示,其中f是频率与输入时钟(CLK1 )(20 , 10,5, 2.5 ,1.25 ,或0.625兆赫) 。
16.请参阅
科幻gure 3
详细的测量信息。
17.数据保持参数,T
DHW
被测定为在所示的禁用电平
图5中,
而不是传统的数据无效电平。
18.请参阅
图6
和
图5
详细的测量信息。
19.三态条件是当该装置没有驱动数据。请参阅
图2
和
图5
详细的测量信息。
20.为了满足上述20 MHz工作频率,时序,在A0 -A15 , D0 - D7 ,和R / W的负载为30 pF的。关于电子商务负荷20 pF的。
21.共模电压被定义为波形中的每一个输入在切换发生的时间的平均值。
22. Z
0
= | V [ CP2 ] -V [ CP3 ] | / 40 mA电流4.75 < V
DD
< 5.25V 。
文件编号: 38-10001牧师* E
第8页14
[+ ]反馈