位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第242页 > CY28411OXC-1 > CY28411OXC-1 PDF资料 > CY28411OXC-1 PDF资料2第11页

CY28411-1
1.8mS
CPU_STOP #
PD
CPUT (自由运行)
加州公共事业委员会(自由运行)
CPUT (停止的)
加州公共事业委员会(停止的)
DOT96T
DOT96C
图8. CPU_STP # =高阻, CPU_PD =高阻, DOT_PD = THI -Z
PCI_STP #断言
[1]
该PCI_STP #信号是一个低电平有效的输入
同步停止和启动时的PCI输出
时钟发生器的其余部分继续运行。该组式
PCI_STP #
PCI_F
TSU
时间捕捉PCI_STP #变低为10纳秒(T
SU
) 。 (见
图9 )
该PCIF时钟将不会受到该引脚,如果
在SMBus的寄存器中相应的控制位被设置为
允许它们是自由运行的。
PCI
SRC为100MHz
图9. PCI_STP #断言波形
PCI_STP #无效置
该PCI_STP #信号的无效将导致所有的PCI和
停止的PCIF时钟恢复在同步运行
后PCI_STP #跃迁在两个PCI时钟周期的方式
系统蒸发散到一个较高的水平。
TSU
Tdrive_SRC
PCI_STP #
PCI_F
PCI
SRC为100MHz
图10. PCI_STP #无效置波形
注意:
1. PCI STOP功能由两个输入控制。一个是设备PCI_STP #引脚号34 ,而另一个是SMBus的字节0位3。这两个输入都是逻辑
逻辑或运算。如果任一外部管脚或内部SMBus的寄存器位被设置为低,然后停止可能的PCI时钟将在逻辑低状态来停止。读的SMBus
如果这些控制位被设置为低,从而显示该设备的停止的PCI时钟不运行字节0位3会返回一个0值。
文件编号: 38-07694牧师* B
第11页共19