添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1218页 > CY28326OC > CY28326OC PDF资料 > CY28326OC PDF资料1第1页
CY28326
FTG威盛PT880芯片组的串行
特点
支持P4处理器
3.3V电源
十份PCI时钟
一个48 MHz的USB时钟
两份25兆赫的SRC / LAN时钟
一个48兆赫/ 24 MHz的可编程时钟SIO
三个差分CPU时钟对
SMBus支持与字节写/块读/写
能力
扩频降低EMI
拨号-A-频率
特点
自动比特征
48引脚SSOP封装
框图
引脚配置
[1]
XIN
XOUT
文献[ 0 : 2 ]
PLL1
CPU_STP #
IREF
动力
on
LATCH
/2
CPUT [0: 2]
CPUC [0: 2]
25MHz的[0:1 ]
AGP [0: 2]
FS [A :D ]
Vttpwrgd #
PCI_STP #
**FSA/REF0
**FSB/REF1
VDDref
XIN
XOUT
VSSref
*FSC/PCIF0
*FSD/PCIF1
*Mode/PCIF2
VDDpci
VSSpci
PCI0
PCI1
PCI2
PCI3
PCI4
VDDpci
VSSpci
*(PCI_STP#)/Ratio0/PCI5
*(CPU_STP#)/Ratio1/PCI6
48MHz
**24_48_SEL/24_48MHz
VSS48
VDD48
1
2
3
4
5
6
7
8
48
47
46
45
44
43
42
41
VDDA
VSSA
IREF
CPUT2
CPUC2
VSScpu
CPUT1
CPUC1
VDDcpu
CPUT0
CPUC0
VSSSRC
25MHz1
25MHz0
VDDSRC
* VTT_PWRGD / * PD #
SD
ATA
SCLK
SRESET #
AGP2
VssAGP
VddAGP
AGP1/*RatioSel
AGP0
CY 2 8 3 2 6
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
PCI [0: 6]
PCI_F [0: 2]
PLL2
模式
48MHz
24_48MHz
PD #
SDATA
SCLK
WD
逻辑
I2C
逻辑
SRESET
48引脚SSOP
注意:
1.引脚标有[ * ]有内部150K
上拉电阻。打上针[ ** ]内部有150K
下拉电阻。
1.0版, 2006年11月20日
2200 LAURELWOOD路,圣克拉拉, CA 95054
联系电话: ( 408 ) 855-0555
传真: ( 408 ) 855-0550
第22页1
www.SpectraLinear.com
首页
上一页
1
共22页

深圳市碧威特网络技术有限公司