添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1208页 > CD54HC4514 > CD54HC4514 PDF资料 > CD54HC4514 PDF资料1第1页
CD54HC4514 , CD74HC4514 ,
CD74HC4515
从哈里斯半导体数据表收购
SCHS280C
1997年11月 - 修订2003年7月
高速CMOS逻辑4至16线路
解码器/多路解复用器与输入锁存器
描述
该CD54HC4514 , CD74HC4514和CD74HC4515是
高速硅栅器件包括一个4位的选通的
锁存器和一个4到16线译码器。所选择的输出是
通过一个低的使能输入( E)的功能。关于电子商务抑制高
选择任何输出的。解复用实现的
使用E输入作为数据输入和选择输入( A0
A3),作为地址。这封输入也可作为片选
当这些装置被串联。
当锁存使能( LE )为高电平时,输出如下变化
在输入端(见真值表) 。当LE为低电平时,输出为
分离出的变化在输入并保持在该水平
(高为4514 ,低点为4515 ),它的锁之前,有
被启用。这些器件的增强版本
相当于CMOS类型,可驱动10个LSTTL负载。
特点
[ /标题
(CD74
HC451
4,
CD74
HC451
5)
/子
拍摄对象
(高
速度
CMOS
多功能能力
- 1-的-16二进制解码器
- 1至16行解复用器
扇出(整个温度范围内)
- 标准输出。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 10输入通道负载
- 公交驱动器输出。 。 。 。 。 。 。 。 。 。 。 。 。 15输入通道负载
宽工作温度范围。 。 。 -55
o
C至125
o
C
平衡传输延迟和转换时间
显着的功耗相比减少LSTTL
逻辑IC
HC类型
- 2V至6V工作
- 高抗噪性:不适用
IL
= 30%, N
IH
的V = 30 %
CC
在V
CC
= 5V
订购信息
产品型号
CD54HC4514F3A
TEMP 。 RANGE (
o
C)
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
-55至125
24 Ld的CERDIP
24 Ld的PDIP
24 Ld的PDIP
24 Ld的SOIC
24 Ld的SOIC
24 Ld的PDIP
24 Ld的PDIP
24 Ld的SOIC
24 Ld的SOIC
引脚
CD54HC4514
( CERDIP )
CD74HC4514 , CD74HC4515
( PDIP , SOIC )
顶视图
CD74HC4514E
CD74HC4514EN
CD74HC4514M
CD74HC4514M96
LE 1
A0 2
A1 3
Y7 4
Y6 5
Y5 6
Y4 7
Y3 8
Y1 9
Y2 10
Y0 11
GND 12
24 V
CC
23 E
22 A3
21 A2
20 Y10
19 Y11
18 Y8
17 Y9
16 Y14
15 Y15
14 Y12
13 Y13
CD74HC4515E
CD74HC4515EN
CD74HC4515M
CD74HC4515M96
注:订货时,使用整个零件编号。该SUF科幻×96
表示磁带和卷轴。
注意:这些器件对静电放电敏感。用户应遵循正确的IC处理程序。
版权
2003年,德州仪器
1
首页
上一页
1
共14页

深圳市碧威特网络技术有限公司