
SN54ACT563 , SN74ACT563
八D型透明锁存器
具有三态输出
SCAS550B - 1995年11月 - 修订2002年10月
D
D
D
D
D
D
4.5 V至5.5 V V
CC
手术
输入接受电压为5.5 V
最大牛逼
pd
8.5纳秒的5 V
输入是TTL电压兼容
三态反相输出驱动公交线路
直
流通结构优化
PCB布局
SN54ACT563 。 。 。 J或W包装
SN74ACT563 。 。 。 DB , DW ,N , NS ,或PW包装
( TOP VIEW )
描述/订购信息
在' ACT563设备均为八进制D型
透明锁存器具有三态输出。当
的锁存使能( LE)的输入为高时, Q输出
被设置为的数据(D)输入端的补充。
当LE为低电平时, Q输出锁存
在相反的逻辑电平设置在D输入端。
缓冲的输出使能( OE )输入的地方
在任何一个正常的逻辑状态(高或八个输出
低逻辑电平)或者高阻抗状态。在
高阻抗状态,输出也不
加载也不显著驾驶公交线路。该
高阻抗状态,并增加了高逻辑
级别提供驾驶公交线路的能力
没有接口或拉组件。
OE不影响内部运作
锁存器。旧的数据可以被保留或新的数据能
被输入,而输出是在
高阻抗状态。
OE
1D
2D
3D
4D
5D
6D
7D
8D
GND
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
1Q
2Q
3Q
4Q
5Q
6Q
7Q
8Q
LE
SN54ACT563 。 。 。 FK包装
( TOP VIEW )
2D
1D
OE
V
CC
3D
4D
5D
6D
7D
4
5
6
7
8
3 2 1 20 19
18
17
16
15
14
9 10 11 12 13
1Q
2Q
3Q
4Q
5Q
6Q
为了确保上电或断电高阻抗状态, OE应当连接到V
CC
通过上拉
电阻器;该电阻的最小值由驾驶员的电流吸收能力来确定。
订购信息
TA
PDIP - N
SOIC - DW
-40 ° C至85°C
40°C
SOP - NS
SSOP - DB
TSSOP - PW
CDIP - J
-55 ° C至125°C
CFP - 含
LCCC - FK
包装
管
管
磁带和卷轴
磁带和卷轴
磁带和卷轴
磁带和卷轴
管
管
管
订购
产品型号
SN74ACT563N
SN74ACT563DW
SN74ACT563DWR
SN74ACT563NSR
SN74ACT563DBR
SN74ACT563PWR
SNJ54ACT5634J
SNJ54ACT563W
SNJ54ACT563FK
TOP- SIDE
记号
SN74ACT563N
ACT563
ACT563
AD563
AD563
SNJ54ACT563J
SNJ54ACT563W
SNJ54ACT563FK
包装图纸,标准包装数量,热数据,符号和PCB设计准则
可在www.ti.com/sc/package 。
请注意,一个重要的通知有关可用性,标准保修,并且在关键的应用程序中使用
德州仪器公司的半导体产品和免责条款及其出现在此数据表的末尾。
版权
2002年,德州仪器
除非另有说明这个文件包含了生产
数据信息为出版日期。产品符合
每德州仪器标准保修条款的规范。
生产加工并不包括所有的测试
参数。
邮政信箱655303
达拉斯,德克萨斯州75265
8D
GND
CLK
8Q
7Q
1