
SN74ACT7802
1024
×
18选通的先入先出存储器
SCAS187D - 1990年8月 - 修订1998年4月
PN包装
( TOP VIEW )
Q15
V
CC
Q14
Q13
GND
GND
Q12
Q11
V
CC
Q10
Q9
GND
Q8
Q7
V
CC
Q6
Q5
NC
GND
GND
Q16
Q17
V
CC
空
GND
V
CC
RESET
OE
NC
NC
UNCK
GND
D17
D16
D15
NC
NC
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40
GND
GND
Q4
V
CC
V
CC
NC
Q3
Q2
GND
Q1
Q0
V
CC
HF
满
GND
GND
AF / AE
V
CC
NC
NC
LDCK
GND
NC
NC
D14
D13
D12
D11
D10
D9
V
CC
NC - 无内部连接
描述
甲FIFO存储器是一个存储装置,它允许数据被写入,并从它的阵列读出独立
数据速率。该SN74ACT7802是1024字18位的FIFO用于高速应用。它处理数据
在速率高达30 ns的40 MHz和访问时间比特并行格式。
数据被写入FIFO存储器上的负载时钟( LDCK )输入一个低电平到高电平的转换,并读出
上卸载时钟( UNCK )输入由低到高的转变。存储器已满时的单词数
在主频超过了1024字的数量同步输出。当存储空间已满, LDCK有没有影响
在存储器中的数据;当存储器是空的, UNCK没有效果。
上电复位( RESET )输入的低电平复位FIFO内部时钟堆栈指针,并设置满( FULL )高,
几乎全/近空( AF / AE )高,半满( HF ),低,空(空)低。 Q输出不复位
于任何特定的逻辑电平。该FIFO必须是上电复位。的Q输出是同相,并且在
所述高阻抗状态时,输出使能(OE)输入为低。
当一复位脉冲或当FIFO是空的,第一活性过渡上LDCK驱动后写入到FIFO
空高,并导致写入FIFO出现在Q输出端的第一个字。在积极的转变
UNCK不需要读取写入FIFO的第一个字。从FIFO中的每个后续read要求
在UNCK积极转变。
该SN74ACT7802可以级联在字宽方向而不是在字深方向。
该SN74ACT7802的特点是操作从0℃至70℃。
2
邮政信箱655303
D8
GND
D7
D6
D5
D4
D3
D2
D1
D0
DAF
NC
达拉斯,德克萨斯州75265