
数据表
1999年6月
ORCA
系列3C和3T的FPGA
O.
从相邻的PLC路由XH路由段。
P.
从相邻的PLC rout- BIDI路由段
ING 。
Q.
这些是IN2的路由段。有一
IN2线从每个PIO ,并从八个IN2线
每个PIC的一对存在于一对的两个太平洋岛国。
R.
这些CIPS连接IN1和IN2路由段
从PIO的事先知情同意交换网段
求。
S.
这些CIPS打破PIC在开关段
一个PIC对之间的接口。
T.
这些CIPS连接相邻的PLC路由
资源到PIC开关段。
U.
这些CIPS与PIC连接跨PIC路由
转换段。
V.
这些CIPS打破PX1 , PX2 ,和PX5在路由
与PIC的中间。该PX2和PX5 CIP占位
换货取决于PLC上。
W.
这些相互排斥的缓冲器可驱动一个长
线信号到PIC本地时钟路由段。
X.
这些互相排斥的缓冲器可以选择一个
源从本地系统时钟的途径之一,
驱动PIO三态控制信号。
Y.
这是四个本地系统时钟布线段
求。两个来自PIC内部连接,
1从其它的PIC中的一对,和一个从
相邻的PLC 。
Z.
这些相互排斥的缓冲区允许的信号
PIC的转换段被路由到一系
统时钟脊椎或一个PIO系统时钟。
AA.
ExpressCLK
路由线路。
AB 。
系统时钟的脊椎。
AC 。
这些不同的群体CIPS的连接路由
从相邻的PLC间的PIC资源
布线资源。
广告。
这些缓冲区之间的连接提供
xL的PLC ( XH )线和PIC xL的( XH )线
or
IN2的路由中的一个之间的连接段
值及PIC和/或PLC xL的( XH )路由
段。
AE 。
这些相互排斥的缓冲区和CIPS提供
连接到从1所述的PLC xL和XH线
在IN2输入段。
自动对焦。
这些缓冲区允许IN2信号驶上
比迪烟的路由相邻的PLC,或BIDI
相邻PLC的路由和交换PIC
段和/或PIC半行可被连接。
45
可编程输入/输出单元格
(续)
PIC建筑描述
在看到的PIC架构
ORCA
铸造是
在图27中所示的数字是一个PIC的左PIC
配对上的系列3阵列的顶部边缘。在这两个太平洋岛国
一双是相似的,区别主要是趴在
PIC的开关段之间的连接
( PSW ) , PIC跨越边界的IN2连接,
和居住在只有一个系统时钟脊柱驱动
PIC一对。
A.
这是一个可编程的输入/输出(PIO) 。那里
为每PIC 4个PIO 。 PIO的含有PIC
逻辑和I / O缓冲器。
B.
这是PIC输出切换块。它连接
PIC的开关段和本地时钟线
PIO输出和控制信号。
C.
这是系统时钟切换脊柱块
缓冲区。目前每对只有一个系统时钟脊椎
的照片。其输入可以来自PIC开关
在PIC中的段或任何八个PIO输入
对。
D.
PIC开关段( PSW ) 。这些路由段
ments用于互连布线资源
内的PIC ,并在较小程度,间
太平洋岛国。
E.
PX1路由段。机长X1路由段
ments遍历一个知情同意,并在CIP中的突破
中间的每一个PIC的。
F.
PX2路由段。太平洋岛国有路由的
穿越休息之间的两个太平洋岛国。休息时间是
交错的五个PX2段中。
G.
PX5路由段。每10 PIC X5 rout-的
荷兰国际集团段穿越5太平洋岛国在休息间
在CIP 。两个PX5段打破在每个PIC 。
H.
PXH路由段。八PIC XH路由
段遍历数组,并在休息的半
CIPS在interquad路由区域是在
中间的数组。
I.
(不是故意用清晰。 )
J.
PXL路由段。 PIC的长队运行
阵列的侧面的整个长度。
K.
从相邻的PLC路由X5的路由段。
L.
从相邻的PLC路由xL的路由段。
M.
从相邻的PLC路由×1路由段。
N.
切换从相邻的PLC的路由段。
朗讯科技公司