位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第236页 > OR4E02-3BM416C > OR4E02-3BM416C PDF资料 > OR4E02-3BM416C PDF资料1第11页

数据表
2006年5月
ORCA
4系列的FPGA
可编程逻辑单元
(续)
逻辑模式
图3的PFU图表示逻辑
操作模式。在逻辑模式下, 8个LUT的
单独使用或使用
灵活的
集团以实现用户
逻辑功能。锁存器/农民田间学校可能IN连接使用
结用的LUT或分别与直接
PFU的数据输入。有三个基本的子模式
在PFU逻辑模式LUT操作: F4模式, F5模式,
和F6模式。的子模式的组合是
能够在每个PFU 。
F4模式中,示出简化的图4中,示出了
使用在PFU基本的4输入LUT的。输出
的F4 LUT可以在PFU的传递出来,捕获
在相关的锁存/ FF的查找表,或复用
输入:使用的F5 [ D A ]一个相邻的F4 LUT输出
在PFU 。只有相邻的LUT对(K
0
和K
1
, K
2
和K
3
, K
4
和K
5
, K
6
和K
7
)可以被复用,并
输出总是进入的偶数输出
这一对。
在LUT操作F5子模式,显示simpli-
? ED
在图4中,表示使用5输入LUT来
实现逻辑。 5输入LUT是从两个创建
4输入LUT和一个多路转换器。 F5的LUT是
相同,为2 F 4个LUT所描述的复用
以前与约束输入到F4
的LUT相同。在F5 [A :D ]输入,然后被用作
该
科幻FTH
LUT的输入。该方程为2 F 4的LUT
将被假定值有所不同F5的[A :D ]输入,
1 F4 LUT假设F5 [A :D ]输入为零,
另假设它是一个1 。的选择
适当的F4 LUT输出的F5 MUX的
F5 [A :D ]信号产生一个5输入LUT 。任意组合
对F4和F5的LUT是每个PFU使用八不准
16位的LUT。实例八F4的LUT ,四F5
的LUT ,并且四个F4加2 F 5个LUT的组合。
两个6输入LUT是通过短接在一起创建
这是4个4输入LUT ( : 3和7 K4 K0 )输入
复用在一起。相邻F4的F5输入
LUT的推导
科幻FTH
和第六的F6模式的输入。
在F6输出, LUT603和LUT647 ,致力于
按F6模式,或者可以被用作输出
MUX8x1 。 MUX8x1模式通过编程创建
相邻的4输入LUT到2X1的MUX和复用
下创建MUX8x1 。无论F6模式和MUX8x1
是在上部和下部的PFU半字节可用。
K7
F7
K7_0
K7_1
K7_2
K7_3
F5D
K6_0
K6_1
K6_2
K6_3
2x1
MUX
LUT4
LUT4
F6
K6
F6
K5
F5
K5_0
K5_1
K5_2
K5_3
F5C
K4_0
K4_1
K4_2
K4_3
LUT4
K4
F4
LUT4
2x1
MUX
F4
K3
F3
K3_0
K3_1
K3_2
K3_3
F5B
K2_0
K2_1
K2_2
K2_3
LUT4
K2
F2
LUT4
2x1
MUX
F2
K1
F1
K1_0
K1_1
K1_2
K1_3
F5A
K0_0
K0_1
K0_2
K0_3
LUT4
K0
F0
LUT4
2x1
MUX
F0
5-9733(F)
图4.简化的F4和F5逻辑模式
莱迪思半导体公司
11