添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符O型号页 > 首字符O的型号第158页 > ORT82G5-1BM680C > ORT82G5-1BM680C PDF资料 > ORT82G5-1BM680C PDF资料1第83页
莱迪思半导体公司
ORCA ORT42G5和ORT82G5数据表
本节介绍了设备的I / O信号/从嵌入式核心。
表41. FPSC功能引脚说明
符号
I / O
I
I
I
I
I
I
I
I
I
O
I
I
I
I
REXTN_B
HDINN_AA ( ORT82G5只)
HDINP_AA ( ORT82G5只)
HDINN_AB ( ORT82G5只)
HDINP_AB ( ORT82G5只)
HDINN_AC
HDINP_AC
HDINN_AD
HDINP_AD
HDINN_BA ( ORT82G5只)
HDINP_BA ( ORT82G5只)
HDINN_BB ( ORT82G5只)
HDINP_BB ( ORT82G5只)
HDINN_BC
HDINP_BC
HDINN_BD
HDINP_BD
SERDES四A和B引脚
HDOUTN_AA ( ORT82G5只)
HDOUTP_AA ( ORT82G5只)
HDOUTN_AB ( ORT82G5只)
O
O
O
高速CML发送数据输出 - SERDES四A,通道A.
高速CML发送数据输出 - SERDES四A,通道A.
高速CML发送数据输出 - SERDES四A, B通道
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
描述
低电平有效复位的嵌入式核心。所有非SERDES特定连接的I2C寄存器
(涉及308 *** , 309 *** , *** 30A )在嵌入式核心不复位。
1
低电平有效的三态嵌入式核心输出缓冲器。
1
有源低功率全SERDES模块和相关的I / O的下降。
1
时钟输入BIST和环回测试。
1
选择PASB_TESTCLK输入BIST测试。
1
选择PASB_TESTCLK输入环回测试。
1
时钟输入微处理器处于测试模式。
1
在测试模式选择PMP_TESTCLK的。
1
输入开始BIST测试。
1
BIST测试的输出结果。
CML参考时钟输入, SERDES四A.
CML参考时钟输入, SERDES四A.
CML参考时钟输入, SERDES四B.
CML参考时钟输入, SERDES四B.
参考电阻器 - SERDES四A.
参考电阻器 - SERDES四B.
参考电阻器 - SERDES四 - 。一个3.32 与W± 1 %的电阻必须连接
跨REXT_B和REXTN_B 。该电阻应处理的300 μA的电流。
参考电阻器 - SERDES四B.一个3.32
Ω
± 1 %的电阻必须CON组
连接的跨REXT_B和REXTN_B 。该寄存器应处理的电流
300 A
高速CML接收数据输入 - SERDES四A,通道A.
高速CML接收数据输入 - SERDES四A,通道A.
高速CML接收数据输入 - SERDES四A, B通道
高速CML接收数据输入 - SERDES四A, B通道
高速CML接收数据输入 - SERDES四A,通道C.
高速CML接收数据输入 - SERDES四A,通道C.
高速CML接收数据输入 - SERDES四A,四通道
高速CML接收数据输入 - SERDES四A,四通道
高速CML接收数据输入 - SERDES四B,通道A.
高速CML接收数据输入 - SERDES四B,通道A.
高速CML接收数据输入 - SERDES四B,通道B.
高速CML接收数据输入 - SERDES四B,通道B.
高速CML接收数据输入 - SERDES四B,通道C.
高速CML接收数据输入 - SERDES四B,通道C.
高速CML接收数据输入 - SERDES四B,四通道
高速CML接收数据输入 - SERDES四B,四通道
对于这两个SERDES四甲乙公共信号
PASB_RESETN
PASB_TRISTN
PASB_PDN
PASB_TESTCLK
PBIST_TEST_ENN
PLOOP_TEST_ENN
PMP_TESTCLK
PMP_TESTCLK_ENN
PSYS_DOBISTN
PSYS_RSSIG_ALL
SERDES四A和B引脚
REFCLKN_A
REFCLKP_A
REFCLKN_B
REFCLKP_B
REXT_A
REXT_B
REXTN_A
83

深圳市碧威特网络技术有限公司