位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第789页 > IDT5V9885BNLGI > IDT5V9885BNLGI PDF资料 > IDT5V9885BNLGI PDF资料1第7页

IDT5V9885B
3.3V EEPROM的可编程时钟发生器
工业温度范围
反馈分压
N [ 11 : 0 ]和a [ 3 : 0 ]用于编程的反馈分频器的PLL0 ( N0和A0 )和PLL1 ( N1和A1)位。如果扩频功能处于开启状态
对于任一PLL0或PLL1 ,则SS_OFFSET [5: 0]位( 0x61 , 0×69 ),将被计入总反馈分频器值。见扩频
生成部分,了解如何配置PLL0和PLL1时扩频启用了更多的细节。在两个PLL也可用于配置分数
分频比。见小数分频器的更多细节。对于PLL2 ,只有N [ 11 :0]位(N 2)用于编程的反馈分频器,并且没有扩散
光谱的产生和分数除法的能力。 The12位反馈分频器的整数值范围是从1到4095 。
下面的等式管理如何反馈分频器值被设定。注意,该方程是针对PLL0 / PLL1和PLL2的不同
PLL0和PLL1 :
M = 2 * N [11:0 ] + A [ 3:0] + 1 + SS_OFFSET [5: 0] * 1/64
M = 2 * N [11:0 ] + A [3:0 ] +1 (扩频禁用)
A[3:0] = 0000 = -1
= 0001 = 1
= 0010 = 2
= 0011 = 3
.
.
.
= 1111 = 15
注:A [ 3:0] < (N [11: 0] - 5) ,必须满足在使用酰胺A.N不能用的4,8 ,或16的值用A.当编程
PLL2 :
M = N [11 :0]的
(当量5)
(当量3)
(公式4),
据此[3:0 ]位和禁用扩频,用户可以通过设置A实现偶数或奇数的分频比为PLL0和PLL1 。
小数分频,也可用于PLL0和PLL1通过A设置为[3 : 0]位与SS_OFFSET结合[ 5 : 0]位,这是在分数详细
分配单元。需要注意的是在VCO具有10MHz到1200MHz的频率范围。保持低抖动,最好是最大限度地将VCO频率。例如,
如果参考时钟为100MHz和200MHz的时钟是必需的,以达到最佳的抖动性能,乘以12的100MHz至得到VCO的运行时
1200MHz的可能达到的最高频率,然后将其分频,以获得200MHz的。或者,如果参考时钟为25MHz和20MHz的是所要求的时钟,乘
在25MHz的40拿到VCO运行在1000MHz的,然后将其分频得到20MHz的。如果N被设置为' 0×00 '中,VCO将杀死的最小频率。
后分频器
Q [ 9 : 0]用于编程输出银行OUT2-6 10位后分频器位。 OUT1银行不具有一个10位的后除法器或任何其它后
沿其路径划分。 10位后分频器将分下来的整数值范围从1到1023的输出银行的频率。
有禁用后分频器,利用DIV / 1, DIV / 2 ,或10位后分频器使用PM之间进行选择的选项[ 1 : 0]位。每家银行,
除了OUT1 ,有一组点的比特。当禁用后分频器,没有时钟将出现在输出端,但仍将处于开机状态。的值列
在下表中。
P
00
01
PM [1:0 ]
00
01
10
11
P后分频器
残
div/1
div/2
Q [ 9:0] + 2 (式6 )。
VCO
/2
/ (Q+2)
10
11
到输出
/2
PM [1:0 ]
后分频器图
7