
飞思卡尔半导体公司
// ETPUTBCR_A领域 - 时基配置寄存器
#定义TCRCLK_FILTER_TWOSAMPLE
有两种采样模式// TCRCLK过滤器
#定义TCRCLK_FILTER_INTEGRATION
在集成模式下// TCRCLK过滤器
0x00000000
0x00800000
#定义TCRCLK_FILTER_DIV2CLOCK
0x00000000
// TCRCLK过滤器使用的系统时钟除以2
#定义TCRCLK_FILTER_CHANNELCLOCK
// TCRCLK过滤器使用的信道时钟
0x00400000
#定义TCR2_RISE
0x00100000
0x00200000
0x00300000
0x00000000
0x00000000
0x00040000
0x00000000
0x00008000
0x0000C000
// TCR2 INC上升沿
// TCR2 INC下降沿
// TCR2 INC兴衰
飞思卡尔半导体公司...
#定义TCR2_FALL
#定义TCR2_RISEFALL
#定义TCR2_GATEDDIV8
#定义TCR1CLK_SOURCE_DIV2
#定义TRC1CLK_SOURCE_TCRCLK
#定义CHANNEL_FILTER_TWOSAMPLEMODE
#定义CHANNEL_FILTER_THREESAMPLEMODE
#定义CHANNEL_FILTER_CONTMODE
// TCRCLK门系统时钟/ 8
// TCR1源系统时钟/ 2
// TCR1源TCRCLK销
//过滤器:两个采样模式
//过滤器:三个示例模式
//过滤器:连续模式
// ETPUECR领域 - 发动机配置寄存器
#定义FILTER_PRESCALER_CLOCK_DIV4
0x00010000
//系统时钟/ 4
// ETPUCxCR领域 - channel_x配置寄存器
#定义CHANNEL_INT_ENABLE
#定义CHANNEL_DATA_TRANSF_REQ_ENABLE
//通道数据传输REQ 。启用
#定义CHANNEL_PRIORITY_DISABLE
#定义CHANNEL_PRIORITY_LOW
#定义CHANNEL_PRIORITY_MIDDLE
#定义CHANNEL_PRIORITY_HIGH
0x80000000
0x40000000
0x00000000
0x10000000
0x20000000
0x30000000
//通道关闭
//低优先级通道
//中优先通道
//高优先级通道
//通道中断使能
// DATA_UART - SPRAM
#定义CLEAR_TDRE
0x007FFFFF
// TDRE必须是零的信号的新的有效
B-4
的eTPU参考手册
初步-如有更改,恕不另行通知
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉