
PCI总线
DD1
SDCLK0
DD2
DD3
SDCLK1
SDCLK0
SDCLK1
DD5
SDCSn , SDWE ,
RAS , CAS
DD4
SDADDR ,
SDBA [1 :0]的
CL=2
CMD
CL=2.5
ROW
COL
DQS读
前言
DD10
DD9
SDDQS
DQS读
后记
SDDATA
SDDQS
WD1 WD2 WD3 WD4
DQS读
DQS读
前言
后记
WD1 WD2 WD3 WD4
SDDATA
图17. DDR读时序
11
PCI总线
表14. PCI时序规范
NUM
—
P1
P2
P3
P4
P5
P6
操作的频率
时钟周期(T
CK
)
地址,数据和命令( 33< PCI
≤
66兆赫) - 输入设置(T
IS
)
地址,数据和命令( 0
& LT ;
PCI
≤
33兆赫) - 输入设置(T
IS
)
地址,数据和命令( 33-66兆赫) - 输出有效值(T
DV
)
地址,数据和命令( 0-33兆赫) - 输出有效(T
DV
)
PCI信号( 0-66兆赫) - 输出保持(T
DH
)
特征
民
25
15.15
3.0
7.0
—
—
0
最大
66
40
—
—
6.0
11.0
—
单位
兆赫
ns
ns
ns
ns
ns
ns
笔记
1
2
在MCF5475的PCI总线是PCI 2.2兼容。下面的时序数大多是从PCI 2.2规范。请
请参考PCI 2.2规范进行更详细的时序分析。
—
—
3
—
4
MCF5475集成的微处理器的电气特性,第3版
飞思卡尔半导体公司
21