位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2617页 > MCP3425A0TECH > MCP3425A0TECH PDF资料 > MCP3425A0TECH PDF资料2第20页

MCP3425
6.0
基本应用
CON组fi guration
I
2
C总线线路。上拉电阻消耗更高的价值
更省电,但会增加信号转换时间
(RC时间常数)总线上。因此,它可以
限制总线的运行速度。的较低值
电阻,另一方面,功耗就越大,
但允许更高的运行速度。如果该总线具有
由于长期总线或大量的高容量
连接到总线的设备中,一个较小的上拉
电阻是需要补偿的RC时间
常数。该上拉电阻通常选择
1 kΩ和10 kΩ的范围标准和快速之间
模式,以及小于1千欧,适用于高高速模式
负载电容环境。
输入信号
V
DD
V
DD
MCP3425器件可以用于各种精密
模拟 - 数字转换器的应用程序。该装置
非常简单的连接到运营
应用电路。以下各节讨论
的设备的连接和应用的例子。
6.1
6.1.1
连接到应用
电路
输入电压范围
完全差分输入信号可连接到
在V
IN
+和V
IN
- 输入引脚。输入范围应
在绝对的共模输入电压范围:
V
SS
- 0.3V至V
DD
+ 0.3V 。超过这个极限,公共服务电子化
在输入引脚保护二极管开始导通,并
由于输入漏电流急剧增大的误差。
在这个限额内,差分输入V
IN
(= V
IN
+ - V
IN
-)
由PGA提振转换发生之前。
该MCP3425不能接受负输入电压
输入引脚上。
图6-1
和
图6-2
节目
差分输入和一个典型的连接示例
单端输入,分别。对于单端
输入时,输入信号被施加到一个输入引脚上
(通常连接至V
IN
+引脚),而其他
输入引脚(通常为V
IN
- 引脚)接地。输入
在单端配置中的信号范围是从
0V至2.048V 。所有器件特性保持不变
单端配置,但这种配置输
一位分辨率,因为输入只能站在
正面的一半规模。请参阅
第1.0节“电气
特性“ 。
MCP3425
1 V
IN
+
2 V
SS
3 SCL
V
IN
- 6
V
DD
5
SDL 4
0.1 F
10 F
R
R
注意:
R是上拉电阻。
T
O
MCU
(主)
图6-1:
典型连接示例
为差分输入。
V
DD
输入信号
V
DD
6.1.2
在V旁路电容
DD
针
MCP3425
1 V
IN
+
2 V
SS
3 SCL
V
IN
- 6
V
DD
5
SDL 4
对于精确测量,应用电路
需要一个干净的电源电压,必须阻止任何噪音
信号到MCP3425器件。
图6-1
显示了
例如使用两个旁路电容(一个10 μF的
钽电容和一个0.1 μF陶瓷电容)
平行在V
DD
线。这些电容可以帮助
筛选出在V的高频噪声
DD
线
还提供额外的电流的瞬时爆发
当设备需要从电源。这些
电容应尽量靠近V
DD
引脚
可能的(在1英寸) 。如果应用电路
单独的数字电源和模拟电源,在V
DD
和V
SS
在MCP3425应放置在模拟
平面。
0.1 F
10 F
R
R
注意:
R是上拉电阻。
T
O
MCU
(主)
图6-2:
典型连接示例
用于单端输入。
连接到总线的设备的数目是有限
只有400 pF的最大总线电容。该
总线负载电容影响着总线工作
速度。例如,最高的总线操作速度
为400 pF的总线电容为1.7 MHz和
3.4兆赫为100 pF的。
图6-3
示出的示例
多个设备的连接。
6.1.3
CONNECTING TO我
2
C总线使用
上拉电阻
在MCP3425的SCL和SDA引脚是开漏
配置。这些引脚需要一个上拉电阻为
所示
图6-1 。
这些拉起来的价值
电阻取决于运行速度(标准,
快,高速)和的负载电容
DS22072A第20页
2007 Microchip的技术公司