添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第907页 > MPC5200CBV266 > MPC5200CBV266 PDF资料 > MPC5200CBV266 PDF资料2第74页
系统设计信息
5.3.2
上拉为PCI控制线的要求
如果PCI接口不使用(并在内部禁用)的PCI控制引脚必须被终止
通过PCI本地总线规范中所示[4]。这也是最需要的/图形和大型的Flash
模式。
PCI控制信号总是需要上拉电阻的主板(未扩展板)上
确保它们包含稳定值时,没有经纪人正在积极推动公交车。这包括
PCI_FRAME , PCI_TRDY , PCI_IRDY , PCI_DEVSEL , PCI_STOP , PCI_SERR , PCI_PERR和
PCI_REQ 。
5.3.3
上拉/下拉的MEM_MDQS销的要求
(SDRAM)的
该MEM_MDQS [ 3 : 0 ]信号不使用SDR记忆和需要上拉或下拉
电阻SDRAM模式。
5.4
JTAG
该MPC5200为用户提供了一个IEEE 1149.1 JTAG接口,方便板/系统测试。这也
提供了常见的片上处理器( COP )接口,这股IEEE 1149.1 JTAG端口。该
COP接口提供了MPC5200的嵌入飞思卡尔(原摩托罗拉) MPC603e
G2_LE处理器。该接口提供一个装置,用于执行测试程序和用于执行软件
发展&调试功能。
5.4.1
JTAG_TRST
边界扫描测试是通过JTAG接口信号的功能。该JTAG_TRST信号是可选的
在IEEE 1149.1标准,但提供了实现了PowerPC处理器的所有
架构。获得可靠的上电复位的性能, JTAG_TRST信号必须置
在上电复位。
5.4.1.1
JTAG_TRST和PORRESET
JTAG接口可以通过边界扫描链控制的MPC5200 I / O焊盘的方向。该
前MPC5200出来上电复位JTAG模块必须复位;通过断言做到这一点
PORRESET前JTAG_TRST被释放。
欲了解更多详细信息,请参阅复位和JTAG时序规范。
MPC5200数据手册,第4
74
飞思卡尔半导体公司

深圳市碧威特网络技术有限公司