
DSP56371概述
—
—
—
—
—
—
奴隶。我
2
S,左对齐,右对齐,索尼, AC97 ,网络和其它可编程
协议
增强型串行音频接口I( ESAI_1 ) :最多4个接收器和多达6个发射器,主
或奴隶。我
2
S,左对齐,右对齐,索尼, AC97 ,网络和其它可编程
协议
串行主机接口( SHI) : SPI和I
2
协议,在我多主功能
2
C模式,
10个字接收FIFO ,支持8 , 16和24位字
三重定时器模块( TEC ) 。
11专用GPIO引脚
数字音频发射器( DAX ) : 1串行发送器能够支持SPDIF ,
IEC 958 ,CP- 340及AES / EBU数字音频格式
未使用的外围设备(除SHI)的引脚可被编程为GPIO线
2.3
DSP56371音频处理器架构
本节定义音频DSP56371处理器架构。音频处理器组成的
以下单位:
该DSP56300内核是由数据的ALU ,地址产生单元,程序控制器,
DMA控制器,内存模块接口,外设模块的接口和片
仿真器(一次) 。的DSP56300内核的文档中描述
<st - blue>DSP56300 24位
数字信号处理器系列手册,摩托罗拉发布DSP56300FM / AD 。
锁相环和时钟发生器
内存模块
外设模块。外设模块在下面的章节中定义。
内存大小,在方框图的默认值。存储器可以不同地进行分配,根据本
该芯片的内存模式。看
第2.4.7
片上存储器
关于内存大小的详细信息。
2.4
DSP56300核心功能模块
的DSP56300芯提供了下列功能块:
数据算术逻辑单元( ALU数据)
地址产生单元( AGU )
程序控制单元( PCU )
DMA控制器(六通道)
指令补丁控制器
基于PLL的时钟振荡器
- 一旦模块
内存
DSP56371数据手册,第4.1
4
飞思卡尔半导体公司