位置:首页 > IC型号导航 > 首字符S型号页 > 首字符S的型号第224页 > ST72P262G1B6/XXX > ST72P262G1B6/XXX PDF资料 > ST72P262G1B6/XXX PDF资料1第39页

ST72260Gx , ST72262Gx , ST72264Gx
I / O端口
(续)
图27. I / O端口一般框图
注册
ACCESS
备用
产量
从片periphera
l
1
0
V
DD
P- BUFFER
(见下表)
引体向上
(见下表)
V
DD
备用
启用
位
DR
DDR
引体向上
条件
数据总线
PAD
OR
或SEL
如果实施
n缓冲
DDR SEL
CMOS
施密特
TRIGGER
二极管
(见下表)
类似物
输入
DR SEL
1
0
备用
输入
组合
逻辑
片上外设
外
打断
REQUEST (EI
x
)
灵敏度
选择
从
其他
位
注意:
请参阅端口配置
表中特定设备的信息。
表7. I / O端口模式选项
配置模式
输入
带/不带浮中断
拉带/不带中断
推挽
漏极开路(逻辑电平)
真正的开漏
引体向上
关闭
On
关闭
NI
P- BUFFER
关闭
On
关闭
NI
On
On
二极管
到V
DD
到V
SS
产量
NI (见注)
注: NI
- 未实现
关 - 实现未激活
上 - 执行和激活
注意:
二极管到V
DD
中未实现
真正的开漏垫。之间的地方保护
垫和V
OL
实施保护DE-
副对正应力。
39/172