
介绍
1.2
功能框图
VREGA_CAP
VREGB_CAP
VREGC_CAP
DVDD_PWM
DVSS_PWM
DVDD_RCL
DVSS_RCL
AVDD_PLL
AVSS_PLL
电源
PWM
部分
MCLK_IN
XTAL_OUT
XTAL_IN
DBSPD
M的
PLL_FLT_OUT
PLL_FLT_RET
SCLK
LRCLK
MCLKOUT
SDIN1
SDIN2
SDIN3
DM_SEL1
DM_SEL2
时钟,
PLL
和
串行
数据
I / F
信号
处理
PWM通道。
PWM通道。
PWM_AP_1
PWM_AM_1
VALID_1
PWM_AP_2
PWM_AM_2
VALID_2
输出控制
PWM AP_3
PWM AM_3
VALID_3
PWM通道。
自动静音
去加重
软卷
错误恢复
软静音
CLIP检测
PWM_AP_4
PWM_AM_4
VALID_4
SDA
SCL
CSO
串行
控制
I / F
PWM通道。
PWM_AP_5
PWM_AM_5
PWM通道。
RESET
PDN
RESET ,
PWR DWN
和
状态
PWM通道。
夹
MUTE(静音)
ERR_RCVY
VALID_5
PWM_AP_6
PWM_AM_6
VALID_6
2
TAS5036A
SLES061B - 2002年11月 - 修订2004年1月