
介绍
1.4
订购信息
T
德州仪器
AS
5036A
PFC
音频解决方案
设备号
套餐类型
可选项
包
TA
0 ° C至70℃
塑料80引脚TQFP
( PFC)的
TAS5036APFC
1.5
终端功能
终奌站
名字
号
80
4
77
7
25
18
24
36
35
32
57
59
33, 76
10, 38, 39
56
58
13
31
37
3
29
14
1, 2, 8, 11,
1923, 40
15
功能
P
P
O
P
O
I
I
I
I
P
P
P
P
I / O
P
P
I
I / O
I
I
O
I
—
I
描述
内部振荡器的细胞模拟电源
模拟电源的PLL
内部振荡器的细胞模拟地
模拟地的PLL
数字削波指示,低电平有效
I2C串行控制芯片地址选择输入端,高电平有效
采样速率是双倍的速度( 88.2千赫或96千赫),活性高
去加重选择位2 , 10 = 48 kHz时, 11 =未定义(无)
去加重选择位1 ( 0 =无, 01 = 32 kHz时, 10 = 44.1千赫
数字电源
为PWM数字供电
对于时钟恢复器数字供电
数字内核和大多数I / O缓冲区的数字地面
数字内核和大多数I / O缓冲区的数字地面
为PWM数字地
对于时钟恢复器数字地面
错误恢复输入,低电平有效
串行音频数据的左/右时钟(采样速率时钟) (输入时M_S = 0 ;输出时,
M_S = 1)
主/从模式输入信号(主= 1 ,从= 0 )
MCLK输入,从机模式(或主/倍速模式)
MCLK的输出缓冲的系统时钟输出,如果M_S = 1;否则设置为0
静音输入信号,低电平(静音信号= 0,正常模式= 1)
没有连接
掉电,低电平有效
AVDD_OSC
AVDD_PLL
AVSS_OSC
AVSS_PLL
夹
CS0
DBSPD
DM_SEL1
DM_SEL2
DVDD
DVDD_PWM
DVDD_RCL
DVSS
DVSS1
DVSS_PWM
DVSS_RCL
ERR_RCVRY
LRCLK
M的
MCLK_IN
MCLK_OUT
MUTE(静音)
N / C
PDN
PLL_FLT_OUT
5
O
PLL外部滤波器
I =输入; O =输出; I / O =输入/输出; P =电源
4
TAS5036A
SLES061B - 2002年11月 - 修订2004年1月