
FAN3226 / FAN3227 / FAN3228 / FAN3229 - 双路2A高速,低侧栅极驱动器
真值表逻辑运算
该FAN3228 / FAN3229真值表表示
采用双输入配置操作状态。在
非反相驱动器配置中, IN-引脚应
是逻辑低信号。如果IN-引脚连接到逻辑
高时,禁止功能被实现,该驱动器输出
不管IN +引脚的状态仍然很低。
IN +
0
0
1
1
IN-
0
1
0
1
OUT
0
0
1
0
工作波形
上电时,驱动器输出保持低电平,直到V
DD
电压达到导通阈值。大小
在输出脉冲的上升与V
DD
直到稳态V
DD
被达到。非反相操作说明
图51显示了输出保持低电平,直到
UVLO阈值达到时,输出是同相
的输入。
在图49的非反相驱动器配置,
在 - 引脚连接到地,输入信号( PWM )
被施加到IN +引脚。该IN-引脚可以连接到
逻辑高电平,禁止驾驶员和输出遗体
低,不管IN +引脚的状态。
图51.非反相初创波形
对于图50的反相配置,启动
波形示于图52.由于IN +连接到V
DD
和所施加的输入信号,以IN-时,OUT脉冲
倒相对于所述输入端。在上电时,该
反向输出保持低电平,直到V
DD
电压
达到导通阈值,那么它遵循输入
与倒相。
图49.双输入驱动器启用,
非反相CON组fi guration
在图50中的反相驱动器的应用程序,对IN +
引脚连接到高电平。拉IN +引脚连接到GND强制
输出低电平,无论IN-引脚的状态。
VDD
导通阈值
IN-
IN +
(VDD)的
OUT
图50.双输入驱动器启用,
反相CON组fi guration
图52.反相初创波形
2007仙童半导体公司
FAN3226 / FAN3227 / FAN3228 / FAN3229 版本1.0.3
www.fairchildsemi.com
18