
飞思卡尔半导体公司
1999年2月24日
常规版本规格
第1节
概述
该MC68HC05JB4是低成本,高性能的M68HC05的成员
系列8位微控制器单元(MCU ) 。 M68HC05系列是基于
以客户为特定网络版集成电路( CSIC)的设计策略。在所有的MCU
家庭使用流行的M68HC05中央处理单元(CPU) ,并且可
与各种子系统,存储器大小和类型,以及封装类型。
该MC68HC05JB4被具体来说设计应用,其中所用
低速( 1.5Mbps的)通用串行总线(USB)接口是必需的。
1.1
特点
行业标准的M68HC05 CPU核心
内存映射输入/输出( I / O)寄存器
3584字节的用户ROM
176字节的用户内存(包括64字节的栈)
19双向I / O引脚具有以下附加功能:
- PA [0:7 ]:
- PA [0:3 ]:
–
–
–
- PA4 :
- PA [5: 7] :
- PA [6: 7] :
–
- PB [0: 4]:
–
- PB [0]:
- PB [3: 4]:
- PC [ 0 : 3 ] :
MC68HC05JB4
REV 2
飞思卡尔半导体公司...
软件使能内部上拉电阻( 50K
典型)
内置施密特触发输入电平
屏蔽作为额外的输入源为IRQ中断
屏蔽只有负边沿或负边沿
和低级中断能力
IRQ2带有内置施密特触发输入
10mA灌输出驱动
屏蔽10毫安/ 25毫安下沉输出驱动器
软件能慢边缘下拉设备
软件使能内部上拉电阻( 50K
典型)
软件能慢边缘下拉设备
ICAP1带有内置施密特触发输入
AD [ 4 :5]
AD [ 0:3]
概述
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉
1-1