
R
XC4000E和XC4000X系列现场可编程门阵列
CON组fi guration时间
七CON组fi guration模式进行了详细的讨论
本节。定时特定网络连接的阳离子也包括在内。
有0.5的CCLK周期,内部延迟哪
也就是说DOUT在下降CCLK边缘的变化,以及
在菊花链中下一个的FPGA接受的子数据
序贯上升CCLK边缘。
图51
显示了一个完整的主/从系统。一个XC4000
在从串模式系列设备的连接方式如
在左起第三设备如图所示。
从串行模式通过对模式引脚<111>
( M2 , M1 , M0 ) 。从串模式为默认模式,如果模式
引脚悬空,因为他们有弱上拉电阻
在CON组fi guration器。
从串模式
在从串行模式下,外部信号驱动CCLK
在FPGA的输入。串行CON组fi guration流必须
可在领先的FPGA短的DIN输入
每个上升CCLK上升沿之前设置时间。
领先的FPGA则呈现前导数据和所有
数据在FL OWS领先设备上的DOUT引脚。
注意:
M2,M1 , M0可以短
如果不习惯,因为我对地/ O
注意:
M2,M1 , M0可以短
到V
CC
如果没有用作I / O
V
CC
N / C
4.7 K
4.7 K
4.7 K
M0 M1
M2
DOUT
M0 M1
M2
DIN
DOUT
4.7 K
4.7 K
4.7 K
N / C
M0 M1
M2
DIN
CCLK
PWRDN
DOUT
XC4000E/X
V
CC
CCLK
主
串行
CCLK
DIN
节目
DONE
最不发达国家
INIT
XC1700D
4.7 K
CLK
数据
CE
RESET / OE
首席执行官
VPP
+5 V
XC4000E/X,
XC5200
XC3100A
SLAVE
SLAVE
节目
DONE
INIT
RESET
D / P
INIT
(低复位选项一起使用)
节目
X9025
图51 :主/从串行模式电路图
DIN
1 T
DCC
CCLK
n位
2 T
CCD
位n + 1
5 T
CCL
4 T
CCH
DOUT
(输出)
位n - 1
3 T
CCO
n位
X5379
CCLK
描述
DIN安装
DIN举行
DIN到DOUT
高时间
低电平时间
频率
1
2
3
4
5
符号
T
DCC
T
CCD
T
CCO
T
CCH
T
CCL
F
CC
民
20
0
45
45
最大
30
10
单位
ns
ns
ns
ns
ns
兆赫
注: CON组fi guration必须延迟,直到所有的菊花链的FPGA的INIT引脚为高。
图52 :从串行编程模式开关特性
6-60
1999年5月14日(版本1.6 )