添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第205页 > XCR3128-10PQ100C > XCR3128-10PQ100C PDF资料 > XCR3128-10PQ100C PDF资料2第1页
应用说明
0
R
XCR3128 : 128宏单元CPLD
0
14*
DS034 ( V1.2 ) 2000年8月10日
产品speci fi cation
介绍
业界首款TotalCMOS PLD - 无论是CMOS设计
和工艺技术
快速零功率( FZP )设计技术规定
超低功耗以及超高速
IEEE 1149.1兼容, JTAG测试功能
- 四个引脚的JTAG接口( TCK , TMS , TDI , TDO )
- IEEE 1149.1 TAP控制器
- JTAG命令包括:旁路,采样/预加载,
EXTEST ,用户代码, IDCODE ,高阻
3.3V ,使用JTAG在系统可编程( ISP )
接口
- 片超高压代
- ISP命令包括:启动,擦除,编程,
VERIFY
- 支持多ISP编程平台
形式
10 ns的高速引脚到引脚延迟
小于100的超低静态功耗
A
100%的可路由100 %的利用率,而所有的引脚和
所有的宏单元都是固定的
确定性的时序模型是非常简单的
利用
四个时钟可用
可编程时钟极性在每个宏蜂窝
支持异步时钟
创新XPLA 架构结合了高速
极端的灵活性
1000擦除/编程周期保证
20年数据保留保证
逻辑扩展到37项产品
符合PCI标准
高级0.5μ ê
2
CMOS工艺
安全位可以防止未经授权的访问
采用工业标准设计输入和验证
和Xilinx CAE工具
可重新编程的使用行业标准的设备
编程器
创新的控制期限结构提供了两种总和
在每个逻辑块的条款或产品方面:
- 可编程三态缓冲器
- 异步宏单元寄存器预置/复位
- 全球可编程三态引脚便于与QUOT ;床
不使用逻辑资源nails"测试
- 可在PLCC , VQFP和PQFP封装
- 提供商用级和工业级
描述
该XCR3128 CPLD (复杂可编程逻辑
设备)是第三个在一个家庭中的CoolRunner
从CPLD器件
赛灵思。这些器件结合了高速和零功率
在128宏单元CPLD 。随着FZP设计技术,
在XCR3128提供真正的引脚对引脚速度为10ns ,而
同时各输出功率小于100
A
at
待机状态,而不需要“涡轮比特'或其他
省电方案。取代传统意义上的
放大器的方法实现乘积项(一技
NIQUE已经由于双极时代用于PLD)的
与纯CMOS门电路级联链中,动态
功率也比任何竞争大大降低
CPLD 。这些器件是第一TotalCMOS可编程逻辑器件,如
它们同时使用CMOS工艺技术
在巳
ented全CMOS FZP设计技术。对于5V的应用
系统蒸发散,赛灵思还提供高速XCR5128 CPLD的
提供这些功能在一个完整的5V实施。
赛灵思CPLD的FZP利用专利XPLA
(扩展可编程逻辑阵列)架构。该
XPLA架构结合了解放军的最佳功能
和PAL型结构,以提供高速度和灵活
逻辑分配导致的卓越能力,使
设计有固定引脚的变化。该XPLA结构
每个逻辑块提供了五个快捷10ns的PAL路径
每路输出专门的产品条款。这PAL路径加盟
通过附加的PLA结构部署32个池
产品方面,以一个完全可编程的或阵列可
分配解放军产品条款中的任何逻辑输出
块。这种组合允许逻辑将分配艾菲
ciently整个逻辑块和支持多达
37产品条款上的输出。速度与逻辑
从解放军阵列分配到输出只有2.5纳秒,
不管PLA乘积项的数目的使用,这
结果,在最坏的情况下吨
PD
从任何引脚来的只有12.5纳秒
任何其他引脚。此外,逻辑是共同的多个
输出可以被放置在一个单一PLA乘积项和
经由或阵列在多个输出端共享,有效
提高设计密度。
该XCR3128 CPLD是通过行业标准的支持
CAE工具( Cadence公司/ OrCAD的,示例逻辑,导师,
新思科技, Synario , Viewlogic系,和Synplicity ) ,使用文本
( ABEL , VHDL , Verilog的)和/或原理图输入。设计ver-
ification使用行业标准的模拟器功能
和时序仿真。显影支撑在per-
SONAL电脑,SPARC和HP平台。设备配件
采用了Xilinx公司开发的工具, XPLA专业(可
在赛灵思网站) 。
1
DS034 ( V1.2 ) 2000年8月10日
www.xilinx.com
1-800-255-7778
首页
上一页
1
共18页

深圳市碧威特网络技术有限公司