
ZL50019
描述
数据表
该ZL50019是一个最大2048 X 2048通道无阻塞数字时分多路复用(TDM )开关。它有
32输入流( STi0 - 31)和32的输出流( STio0 - 31) 。该设备可切换64 kbps和
N×64kbps的TDM信道从任何输入流中的任何输出流。每个输入和输出流的可
独立编程,在任何后续的数据速率下运行: 2.048 , 4.096 , 8.192或16.384 Mbps的。该
ZL50019可提供高达16的高阻抗控制输出( STOHZ0 - 15 )支持使用外部
三态驱动器的第16个输出流( STio0 - 15 ) 。输出流可以被配置为操作在
双向模式,在这种情况STi0 - 31将被忽略。
该设备包含两种类型的内部存储器 - 数据存储器和连接存储器。有四种模式的
操作 - 连接模式,信息模式, BER模式和高阻抗模式。在连接模式下,
连接存储器的内容确定,对于每个输出流和信道,源数据流和信道
(实际要输出的数据被存储在数据存储器中) 。在消息模式中,连接存储器用于
微处理器的数据的存储。采用卓联的消息模式的能力,微处理器的数据可以
播到在每个通道为基础的数据输出流。用于传输控制此功能是有用的,
状态信息的外部电路或其他TDM设备。在BER模式的输出信道的数据被替换为
从32的PRBS生成器1 ,其产生2的伪随机比特序列(PRBS)
15
-1格局。对
输入侧的信道可被路由到的32比特误差检测器之一。在高阻抗模式的选择的输出
信道可以被置于高阻抗状态。
当设备运行的时序主控,内部数字PLL正在使用中。在此模式下,外部
20.000 MHz晶振所需的片上晶体振荡器。 DPLL的是锁相到四个输入中的一个
参考信号(其可以是8千赫, 1.544兆赫, 2.048兆赫, 4.096兆赫, 8.192兆赫, 16.384兆赫或19.44兆赫
设置在REF0 - 3)。芯片上的数字锁相环工作在正常,故障保持或自激模式,并提供抖动
衰减。抖动衰减功能超出了地层4E标准。
可配置的非复用的微处理器端口允许用户编程的各种设备的工作模式
和切换配置。用户可以利用微处理器的端口进行寄存器读/写,连接
存储器的读/写存储器和数据存储器读操作。该端口可配置与任摩托罗拉或接口
英特尔型微处理器。
该器件还支持通过测试端口的IEEE- 1149.1 ( JTAG )标准的强制性要求。
3
卓联半导体公司