
ZL50019
1.0
1.1
1
A
数据表
引脚图
BGA引脚
2
STi29
STi10
STi9
STi11
STi14
STi15
RESET
V
SS
V
DD_IOA
V
SS
V
DD_
COREA
NC
NC
NC
NC
STio28
2
3
STi28
STi5
V
SS
V
DD_IO
STi8
STi12
ICのGND
V
SS
V
DD_IOA
TMS
TRST
TDI
V
DD_IO
V
SS
STOHZ0
STio29
3
4
STi27
STi4
STi7
STi3
V
DD_IO
STi13
IC 。
开放
V
DD_
COREA
V
SS
V
SS
TCK
D0
STio0
STio1
STio2
STio31
4
5
STi25
CKo2
STi6
STi2
V
SS
V
DD_IO
TDO
CKo5
V
SS
V
DD_
COREA
V
DD_IO
V
SS
STOHZ3
STio3
STOHZ2
STio30
5
6
STi26
STi0
STi1
CKo4
V
DD_
CORE
V
DD_
CORE
V
DD_IO
V
SS
CKo3
V
DD_IO
V
DD_
CORE
V
DD_
CORE
D1
STOHZ1
D2
NC
6
7
STi24
CKo0
CKo1
REF3
REF-
FAIL3
V
DD_
CORE
V
SS
V
SS
V
SS
V
SS
V
DD_
CORE
V
DD_
CORE
D5
D3
D4
NC
7
8
NC
REF2
REF-
FAIL2
REF1
REF-
FAIL1
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
D6
D7
D8
D9
NC
8
9
NC
V
DD_
COREA
V
SS
REF-
FAIL0
REF0
V
SS
V
SS
V
SS
V
SS
V
SS
V
SS
D10
D11
D14
D12
NC
9
10
STio22
FPI
IC 。
开放
V
SS
NC
V
DD_
CORE
V
SS
V
SS
V
SS
V
SS
V
DD_
CORE
V
DD_
CORE
D13
IRQ
D15
NC
10
11
STio23
长江基建
IC 。
开放
FPo_
OFF1
V
DD_
CORE
V
DD_
CORE
V
DD_IO
A7
A3
V
DD_IO
V
DD_
CORE
V
DD_
CORE
读/写
_WR
STio5
CS
NC
11
12
STio21
IC 。
开放
OSCO
OSC ,
EN
V
SS
V
DD_IO
A12
A9
A4
IC 。
开放
V
DD_IO
V
SS
DTA_
RDY
13
STio20
IC 。
开放
ICのGND
STio13
V
DD_IO
IC 。
开放
A13
A10
A5
A0
STio10
MOT
“英特尔
STio4
14
NC
OSCI
V
SS
V
DD_IO
STio12
FPo3
FPo1
FPo_
OFF0
A8
A2
STio11
模式?
4M0
V
DD_IO
V
SS
STio6
NC
14
15
NC
ODE
STio15
STio14
FPo2
FPo_
OFF2
FPo0
A11
A6
A1
STio9
STio8
STOHZ5
STOHZ7
STio7
NC
15
16
V
SS
STio19
STio18
STio16
STio17
A
V
SS
STi31
B
B
C
STi30
C
D
STi17
D
E
STi16
STi19
E
F
STOHZ15
F
STOHZ14
G
STOHZ12
H
STOHZ13
J
STOHZ11
K
STOHZ10
L
STOHZ9
M
STOHZ8
NC
NC
V
SS
16
N
G
STi18
H
STi21
J
STi20
STi22
STi23
K
L
M
STio25
N
STio24
P
STio26
R
STio27
STOHZ4 STOHZ6
DS_RD
NC
12
模式?
4M1
NC
13
P
R
T
V
SS
1
T
注意:
A1角落里确定金属打标。
注意:
引脚分布被示出为通过封装的顶部看。
图2 - ZL50019 256球17毫米X 17毫米PBGA (如通过封装的顶部看)
11
卓联半导体公司