位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1203页 > CYP15G0201DXB > CYP15G0201DXB PDF资料 > CYP15G0201DXB PDF资料1第18页

CYP15G0201DXB
CYV15G0201DXB
CYW15G0201DXB
过渡密度
过渡检测逻辑检查没有任何
转型跨越大于6个字符的传输
(60比特)。如果没有跳变出现在数据接收上
一个信道(被引用的期间内),所述过渡
该通道的检测逻辑将断言LFIx 。该LFIx
输出保持有效,直到至少有一个过渡检测
在每三个相邻的接收到的字符。
控制范围
该时钟/数据恢复(CDR)电路包括逻辑
监控锁相环相位的频率( PLL )
压控振荡器( VCO ),用于采样
输入的数据流。这个逻辑确保VCO的
工作在或接近输入的数据流的速率
两种主要情况:
在一段时间后输入的数据流中恢复时
它已经“失踪”
当输入的数据流不在可接受的
频带
为了执行该功能时, VCO的频率是periodi-
美云采样和比较, REFCLK的频率
输入。如果VCO是在超过频率下运行
± 1500ppm的
[11]
由参考时钟频率所定义的,它
被周期性地被迫在正确的频率(通过定义
REFCLK , SPDSEL和TXRATE ) ,然后被释放在一个
尝试锁定到输入数据流。采样和
的范围控制的重新锁定期间的计算方法如下:
范围控制采样周期= ( REFCLK-
PERIOD ) * ( 16000 ) 。
在该范围控制强制PLL VCO的时间
运行在REFCLK * 10 (或REFCLK * 20时TXRATE =高)
率, LFIx输出将被拉低。而PLL是
尝试重新锁定到输入的数据流, LFIx可以是
高电平或低电平(取决于其它因素,如
过渡密度和振幅检测)和回收
字节时钟( RXCLKx )可能会在不正确的速率下运行(取决于
对所输入的串行数据流的质量或存在) 。
后一个有效的串行数据流被施加,则可能需要一
PLL前范围控制采样周期
锁定到输入数据流,在此之后LFIx应
高。
接收通道启用
该CYP ( V) ( W) 15G0201DXB包含两个接收通道
可以独立启用和禁用。每
信道,可以启用或通过单独地禁用
BOE [ 3:0]输入,由RXLE作为受控锁存使能
信号。当RXLE为高电平时,信号出现在
BOE [3:0 ]输入通过接收通道通过
使能锁存器,以控制所述相关联的PLL和逻辑
接收通道。京东方[3:0 ]的输入与特定的关联
接收信道被列在
表9 。
当RXLE = HIGH和BOE [X] = HIGH时,相关联的
接收信道被使能接收和解码的串行
流。当RXLE = HIGH和京东方[ X] =低,中
相关的接收通道被禁用,并且在内部
配置为最小的功耗。如果一个单信道
的贴合,对被禁止,其它接收信道可
没有正确绑定。如果禁用信道被选择作为
主通道的插入/删除功能,或恢复时钟
选择,这些功能将无法正常工作。任何禁用
道指的断言LFIx输出。当RXLE
返回低电平,则现值的京东方[ 3 : 0 ]输入是
锁存接收通道使能锁存器,并保持
在那里,直到RXLE返回高电平,再次打开了锁。
[13]
时钟/数据恢复
一个比特率时钟的每个比特的提取和回收
接收到的串行数据流是由一个单独的CDR块进行
在每个接收通道。时钟提取功能是
通过跟踪的高性能嵌入式PLL进行
的转换,在输入位流中的频率和
其内部比特率时钟的相位对准中的过渡
在所选择的串行数据流。
每个CDR接受字符的速率(比特率
÷
10)或
半字速率(比特率
÷
自20 )参考时钟
REFCLK输入。这REFCLK输入用于
确保VCO (每个CDR内)运行在
正确的频率(而不是比特率的一些谐波)
提高PLL获取时间
和限制CDR VCO的锁定频率偏移
当没有数据存在于所选择的串行线接收器。
不管信号存在的类型,所述的CDR将尝试
从中恢复数据流。如果的频率
恢复的数据流是由所述范围设定的范围外
控制显示器, CDR将切换到替代跟踪REFCLK
的数据流。一旦CDR输出( RXCLKx )频率
返回背部紧贴REFCLK频率, CDR的输入会
被切换回所述输入数据流,以检查其
频率。万一没有数据出现在输入该切换
行为可能会导致短暂的RXCLKx频率偏移
从REFCLK 。然而,输入数据流的有效性
由LFIx输出指示。 REFCLK的频率是
为内所需
±1500
PPM
[11]
的频率的
时钟驱动器的REFCLK输入
远程
发射机
以确保锁定到输入的数据流。
用于使用多个或冗余连接的系统中, LFIx
输出可以被用来选择备用数据流。当
当检测到LFIx指示,外部逻辑可以切换
选择相关联的INx1 ±并INx2通过±输入
相关INSELx输入。当一个端口交换机发生,这是
所需的接收PLL该通道重新获取
新的串行数据流和帧到输入字符bound-
白羊座。如果信道绑定,也启用了通道对齐
事件还需要前的输出数据可以是
考虑使用。
解串器/成帧器
每个CDR电路提取数据位从相关的串行数据
流和时钟这些位到移位/成帧器在
位时钟速率。当启用时,成帧器检查数据
流寻找一个或多个逗号或K28.5字符
所有可能的位位置。该字符的位置
数据流被用于确定的字符边界
以下所有字符。
注意:
13.当禁用接收通道重新启用,相关的LFIx输出和数据上的并行输出相关通道的状态可能
不确定的时间长达10毫秒。
文件编号: 38-02058牧师* H
第18页46