
HI5813
在DRDY (数据就绪)状态输出为高电平(特定网络版
经t
D1
DRDY )时钟周期1 ,并返回开始后
低(特定网络版采用t
D2
DRDY )时钟周期2开始后。
的12个数据位是平行提供三态总线
驱动器输出。当低, OEM的输入使最
显着的字节( D4至D11 ),而OEL输入
使四个最低显着的位( D0 - D3 ) 。吨
EN
和T
DIS
指定输出启用和禁用时间。
如果输出的数据被外部锁定,或者尾随
数据边准备或时钟后的下一个下降沿
数据就绪变高都可以使用。
图2示出了HI5813的操作时, STRT销
用于启动转换。如果STRT被拉高至少
t
R
时钟周期1日前STRT ,并在不重新应用
这期间,转换器将留在轨道模式和
DRDY输出将保持高位。适用于STRT低信号
将带来DRDY FL AG低,转换将继续
随着对网络第一个时钟周期3正向时钟边沿
符合吨
SU
STRT设置时间。
一个低通RC滤波器的一部分,以衰减开关电源
噪声。从V A 10μF电容
AA
+地面会
约40分贝衰减30kHz的噪声。注意
背对背二极管应放置在V
DD
到V
AA
+到
处理供应到电容器的接通或关断电流尖峰。
动态性能
快速傅里叶变换(FFT)的技术用于
评估A / D转换器的动态性能。低
失真的正弦波被施加到A / D转换器的输入
转换器。输入被由A / D和它的输出采样
存储在RAM中。该数据比变换成
具有4096点FFT的频域和分析,以
评估器的动态性能,如信噪比
和THD 。见典型性能特征。
信噪比
信号噪声比(SNR)是所测量的均方根信号
为RMS噪声之和,在一个特定的编辑和输入采样
频率。噪声是所有除了RMS之
基本和FI RST网络已经谐波信号。信噪比
依赖于所使用的量化级的数目
转换器。对于一个N位转换器,没有理论上的信噪比
微分或积分线性误差为: SNR = ( 6.02N +
1.76 )分贝。对于理想的12位转换器的信噪比是74分贝。
微分和积分线性误差会降低信噪比:
SNR = 10日志
正弦波信号电源
总噪声功率
时钟
用于驱动HI5813时钟范围可以在频率
在50kHz至750kHz的。所有的转换功能
与时钟信号的上升沿同步。该
时钟只能在样品(轨道)部被切断
的转换周期。在其他时候,它必须高于
在规范中所示的最低频率。另外,在上述
两种情况下,进一步的限制适用于该时钟
在用于第三取样周期不应该被关闭
超过1ms以上。这可能会导致一个内部电荷泵
电压衰减。
如果时钟在转换时关闭(时钟
A / D转换周期4至15 ) ,输出可能无效
由于平衡电容器下垂。
时钟还必须满足最低吨
低
和T
高
时代在特定网络阳离子所示。如果违反可能会导致
内部计数错误和无效的结果。
信号与噪声+失真比
SINAD是测得的RMS信号与噪声的均方根总和
加谐波功率和表示由下面的:
SINAD = 10日志
正弦波信号电源
噪声+谐波功率( 2日 - 6日)
有效位数
位( ENOB)的有效数量是从衍生
SINAD数据:
ENOB =
SINAD - 1.76
6.02
电源和接地
V
DD
和V
SS
是数字电源引脚:它们都电源
内部逻辑和所述输出驱动器。由于输出
驱动程序可能导致在V快速电流尖峰
DD
和V
SS
线,V
SS
应具有低阻抗路径的数字
地面和V
DD
应良好旁路。
除了V
AA
+,它是在基板连接到V
DD
,所有
引脚有保护二极管连接到V
DD
和V
SS
.
输入瞬变超过V
DD
或低于V
SS
将得到导流到
数字电源。
在V
AA
+和V
AA
- 终端提供充电平衡
比较而已。由于比较器autobalanced
转换之间,它具有良好的低频电源
排斥反应。它不会在高频率但是拒绝井;
V
AA
- 应返回到一个干净的模拟地和V
AA
+
来自数字电源应的RC去耦所示
图13 。
有大约衬底阻抗50Ω
V之间
DD
和V
AA
+ 。这可用于,例如,如
9
总谐波失真
的总谐波失真(THD )是有效值的比值
在第二至第六谐波分量之和
根本RMS信号,一个特定的编辑和输入
采样频率。
THD = 10日志
总谐波功率(第2 - 6倍)
正弦波信号电源
无杂散动态范围
无杂散动态范围(SFDR )是比
基本的RMS振幅的下一个均方根振幅
最大的鞭策和频谱分量。如果谐波
埋在噪声FL OOR它是最大的峰。
SFDR = 10日志
正弦波信号电源
最高的杂散信号功率