
表8.引脚功能说明(续)
引脚号引脚名
8
9
10
11
12
GPIO4
1
GPIO3
1
GPIO2
1
GPIO1
1
RST
TYPE
描述
的功能
参见脚注1
参见脚注1
数字输入/输出通用输入/输出4 。
数字输入/输出通用输入/输出3 。
数字输入/输出通用输入/输出2.当gpio_alt_en ,注册请参见脚注1
如图9所示,第7位= 1, GPIO2用作“CRC有效”指示器。
数字输入/输出通用输入/输出1.当gpio_alt_en ,注册请参见脚注1
9 ,位7 = 1 , GPIO1作为一个“退出空闲”的指标。
数字输入
低电平有效复位。同时保持为低电平, IC处于关闭模式,所有
内部信息被从RAM和SPI寄存器丢失。当
高, IC进入闲置状态下的默认模式,具有SPI 。
高电平有效。从低到高的转变开始接收或发送序列见脚注2
根据SPI设置。应SPI后采取高
节目开始接收或发送的序列,应该举行
高通的顺序。序列完成后,
返回RXTXEN低。当保持低电平,迫使空闲模式。
活跃的低关注度。转换IC从Hibernate或者
打盹模式到空闲。
时钟输出到主机MCU。可编程频率:
为16 MHz , 8 MHz的4兆赫, 2兆赫, 1兆赫, 62.5千赫, 32.786+千赫
(默认值) ,并16.393+千赫。
外部时钟输入SPI接口。
主机输出/从机输入。专用的SPI数据输入。
在主/从机输出。专用的SPI数据输出。
低电平有效芯片使能。启用SPI传输。
低电平有效中断请求。
见脚注2
见脚注2
参见脚注3
见脚注2
漏极开路器件。
可编程为40K
内部上拉。
中断可
服务每6微秒
与<20 pF负载。
可选的外部
拉必须>4
.
去耦至地。
2.0 3.4 V.解耦
到地面。
参见脚注1
参见脚注1
参见脚注1
连接到16 MHz
晶体和负载
电容。
见脚注2
13
RXTXEN
2
数字输入
14
15
ATTN
2
CLKO
数字输入
数字输出
16
17
18
19
20
SPICLK
2
MOSI
2
MISO
3
CE
2
IRQ
数字时钟输入
数字输入
数字输出
数字输入
数字输出
21
22
23
24
25
26
VDDD
VDDINT
GPIO5
1
GPIO6
1
GPIO7
1
XTAL1
电源输出
电源输入
数字稳压电源旁路。
数字接口电源&数字稳压器的输入。连接
电池。
数字输入/输出通用输入/输出5 。
数字输入/输出通用输入/输出6 。
数字输入/输出通用输入/输出7 。
输入
晶体参考振荡器的输入。
MC13191技术数据,版本1.5
飞思卡尔半导体公司
13