位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2022页 > MC9328MXSVP10 > MC9328MXSVP10 PDF资料 > MC9328MXSVP10 PDF资料3第57页

功能描述和应用信息
表21. 4/8/16位/像素TFT颜色模式面板时序(续)
符号
T8
T9
T9
T10
T10
注意:
描述
SCLK为有效LD数据
HSYN结束IDLE2到VSYN边缘
(对于非显示区域)
HSYN结束IDLE2到VSYN边缘
(为显示区域)
VSYN到OE活跃(夏普= 0 )时, VWAIT2 = 0
VSYN到OE活跃(夏普= 1 )时, VWAIT2 = 0
最低
-3
2
1
1
2
相应的寄存器值
3
2
1
1
2
单位
ns
Ts
Ts
Ts
Ts
TS是等于LCDC_CLK / ( PCD + 1 )的SCLK周期。通常情况下LCDC_CLK = 15ns的。
VSYN , HSYN和OE可以编程为高电平或低电平有效。在
图41中,
所有的3个信号
为低电平有效。
SCLK和LD的极性[15:0 ]也可以编程。
SCLK可以编程的VSYN脉冲或OE拉高期间被停用。
In
图41中,
SCLK始终是积极的。
对于T9的非显示区域, VSYN是无活性的。它被用作一个参考。
XMAX在像素定义的。
4.7
脉宽调制器
该PWM可被编程为选择的两个时钟信号作为它的源频率之一。选定
时钟信号是通过分频器,并输入到柜台前,预分频器。的输出是
可在脉冲宽度调制器输出( PWMO )外部引脚。它的时序图中示出
图42
和参数列于
表22 。
2a
系统时钟
1
3b
2b
3a
4a
PWM输出
4b
图42. PWM输出时序图
MC9328MXS技术数据,第3版
飞思卡尔半导体公司
57