
R
Platform Flash在系统可编程配置PROM
引脚和引脚说明
该XCFxxS平台的Flash PROM在VO20和VOG20封装。该XCFxxP平台的Flash PROM是
可在VO48 , VOG48 , FS48 ,以及FSG48包。本节内容包括:
表11
XCFxxS引脚名称和描述,
第33页
图17中的
VO20 / VOG20引脚图(顶视图)与引脚名称,
第34页
表12
XCFxxP引脚名称和描述,
第35页
图18中的
VO48 / VOG48引脚图(顶视图)与引脚名称,
第36页
表13
FS48 / FSG48引脚编号/名称参考,
第38页
图19中的
FS48 / FSG48引脚图(顶视图)
第38页
注意事项:
1. VO20 / VOG20表示采用20引脚封装(TSSOP )塑胶超薄紧缩小型封装
2. VO48 / VOG48表示采用48引脚( TSOP )塑料薄型小尺寸封装。
3. FS48 / FSG48表示采用48引脚( TFBGA )塑料薄膜细间距球栅阵列(0.8 mm间距) 。
XCFxxS引脚排列和引脚说明
表11
提供的引脚名称和描述XCFxxS 20引脚VO20 / VOG20包的列表。
表11:
XCFxxS引脚名称和描述
引脚名称
D0
3
CLK
0
20
OE /复位
19
18
CE
15
OUTPUT ENABLE
DATA IN
DATA IN
数据输出
OUTPUT ENABLE
DATA IN
边界
扫描顺序
4
边界
扫描功能
数据输出
引脚说明
D0是数据输出引脚提供用于配置数据
FPGA串行模式。 D0的输出被设置到一
ISPEN在高阻抗状态(当未夹紧) 。
配置时钟输入。在CLK输入的每个上升沿
递增内部地址计数器如果CLK输入
选择, CE低, OE / RESET为高。
输出使能/复位(漏极开路I / O) 。当低,该输入
保存地址计数器复位且数据输出是在一
高阻抗状态。这是一个双向的漏极开路引脚
即保持低而PROM复位。极性不
可编程的。
芯片使能输入。当CE为高,设备投入
低功耗待机模式时,地址计数器复位,
DATA管脚被置于高阻抗状态。
配置脉冲(开漏输出) 。允许JTAG
CONFIG指令来启动FPGA配置不
断电FPGA 。这是一个开漏输出,
通过JTAG CONFIG命令脉冲低。
芯片使能输出。芯片使能输出(CEO )连接
到链中的下一个PROM的CE输入。该输出
低时, CE为低和OE / RESET输入为高,
内部地址计数器被增加超出其
终端计数( TC)值。 CEO返回时高
OE / RESET变低或CE变为高电平。
JTAG模式选择输入。 TMS的上升沿触发的状态
的TCK来确定的状态转换的测试访问
端口( TAP)控制器。 TMS内部有一个50KΩ电阻
拉至V
CCJ
以提供一个逻辑"1"到设备引脚是
没有驱动。
JTAG时钟输入。该引脚为JTAG测试时钟。它
依次把TAP控制器和所有的JTAG测试
编程电子产品。
20引脚TSSOP
(VO20/VOG20)
1
3
8
10
22
CF
21
12
首席执行官
11
数据输出
OUTPUT ENABLE
数据输出
7
13
OUTPUT ENABLE
TMS
模式选择
5
TCK
时钟
6
DS123 ( V2.6 ) 2005年3月14日
初步产品规格
www.xilinx.com
33