位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第653页 > ICS9169C-231 > ICS9169C-231 PDF资料 > ICS9169C-231 PDF资料1第5页

ICS169C-231
技术引脚功能描述
VDD1
这是电源向所述装置的内部逻辑
以及下面的时钟输出缓冲器:
A. REF时钟输出缓冲器
B.总线时钟输出缓冲器
C.固定时钟输出缓冲器
此销可在介于3.0和任何电压下工作
5.5伏。从列出的缓冲区,它提供时钟
将有来自地面的电压摆幅到这个水平。对于
这些实际保证高和低电压电平
时钟,请咨询交流参数表中该数据
表。
GND
这是电源接地返回引脚内部
该装置的逻辑以及接下来的时钟输出
缓冲区:
A. REF时钟输出缓冲器
B.总线时钟输出缓冲器
C. CPU时钟输出缓冲器
X1
该引脚提供两个功能之一。当该装置是
用晶体时, X 1作为输入引脚为
这源于离散晶体参考信号。
当该装置是由一个外部时钟信号,X驱动
是设备“输入引脚的参考时钟。该引脚
还实现了内部晶体负载电容的
被连接到地。见数据表的值
电容器。
X2
该引脚用于只有当设备使用水晶作为
参考频率源。在这种操作模式下,X2
是驱动(或的激励)的离散输出信号
水晶。该引脚还实现了内部晶体负载
电容器被连接到地。查看数据表
用于电容器的值。
的CPU ( 1:8)
该引脚为时钟输出驱动处理器和其他
需要的时钟这是在紧张的CPU相关电路
偏移公差与CPU时钟。的电压摆幅
这些时钟是由被施加到所述控制
VDD引脚的器件。看到在功能表
开始本数据手册的具体名单
这个频率的时钟工作在和选择代码
这是必要的,以产生这些频率。
BUS( 1:6)
该引脚为时钟输出,旨在推动
系统插卡总线。这些电压摆幅
时钟是由被施加到所述供电控制
VDD引脚的器件。看到在功能表
开始本数据手册的具体名单
频率,这个时钟工作在与选择
所必需的代码,以产生这些频率。
FS0 , FS1 , FS2
这些引脚控制的时钟频率在CPU中,
CPUL ,总线,SDRAM AGP和IOAPIC管脚。见乐趣
在此数据表的开端列表族体的表
该时钟工作在该特定频率的和
该选择码所必需的生产这些
频率。设备读取这些引脚在上电和
存储该程序代码的选择在内部数据
锁存器。 (请参阅编程本数据手册的第
配置电路的建议。
BSEL
当该引脚为逻辑1时,将会把CPU的时钟
同步模式(在频率的一半运行
该参考) 。如果该引脚为逻辑0 ,这将是在异步
模式用于CPU的时钟,并在所述操作
预编程的定频速率。这是一个共用引脚
并且程序性的方式相同的频率选择
销。
VDD 2,3
这些电源引脚为CPU时钟缓冲器。
通过分离时钟电源引脚,每个组可以接收
适当的电源去耦和旁路必要
最大限度地减少电磁干扰和串扰个人之间
信号。 VDD2可以降低到2.5V的VDD先进
处理器的时钟这将带来的CPU ( 1:6)在0输出
以2.5V的输出摆幅。
48兆赫
这是一个固定频率的时钟,它通常用于
驾驶超级I / O外围设备的需求。
24兆赫
这是一个固定频率的时钟,它通常用于
驱动键盘控制器的时钟需要。
VDD4
该电源引脚提供的总线时钟缓冲器。
REF
这是一个运行在相同的固定频率时钟
频率作为输入参考时钟(典型14.31818
兆赫)是与通常用于驱动视频和ISA总线
要求。
VDD5
该电源引脚提供了48/24 MHz的时钟。
5