位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第495页 > TMP470R1B512PGE > TMP470R1B512PGE PDF资料 > TMP470R1B512PGE PDF资料1第5页

www.ti.com
TMS470R1B512
16位/ 32位RISC闪存微控制器
SPNS107A - 2005年9月 - 修订2006年8月
设备特点
在B512设备是F05系统仿真装置SE470R1VB8AD的衍生物。
表1
识别所有
除了系统和CPU ,这是通用的B512设备的特性。
表1.器件特性
特征
设备描述
TMS470R1B512
内存
对于内存的数量在此设备上选择,看看
表3
内存选择分配。
内部存储器
流水线/非管道
512K字节的闪存
32K字节的SRAM
Flash是管道的能力。
在B512 RAM是在一个32K阵列由两个实施选择的
内存选信号(见
表3
内存选择分配) 。
外设
对于特定于设备的中断优先级的配置,参见
表7
中断优先级( IEM和CIM ) 。
并为1K外设地址
范围和其周边选择,请参阅
表5
A512外设,系统模块和Flash基地址。
时钟
通用的I / O
ECP
SCI
可以
( HECC和/或SCC)的
SPI
( 5针,第4针或3针)
ZPLL
27 I / O
只有1个输入
是的
2 ( 3针)
2 HECCs
3 ( 5针)
SCI1和SCI2
两款高端CAN控制器模块( HECC1和HECC2 )
SPI1 , SPI2 , SPI3和
在B512装置具有两个逻辑和寄存器为全32的I / O HET
实现所有32引脚可用外部。
高分辨率( HR )共享功能,使得即使HR引脚共享
下一个更高的奇数HR引脚结构。这种人力资源的共享是独立的
是否奇数针的可从外部获取。如果奇数引脚
可用的外部和共享,那么奇数针只能被用作
通用I / O 。有关人力资源共享更多信息,请参阅
TMS470R1x高端定时器( HET )参考指南
(文献编号
SPNU199).
在B512装置具有两个逻辑和寄存器为全16信道
MibADC实现,所有的16个引脚可用外部。
零引脚锁相环没有外部环路滤波器引脚。
端口A,B和C各有8个外部引脚。
端口D有四个( 4 )外部引脚。
评论
HET用XOR分享
32个I / O
HET RAM
MibADC
核心电压
I / O电压
引脚
包
128指令容量
10位, 16通道128字
FIFO
1.81 – 2.05 V
3.0 – 3.6 V
144
PGE
提交文档反馈
5
超前信息