
IDTCV125
可编程FLEXPC时钟P4处理器
商业级温度范围
可编程FLEXPC
时钟P4处理器
IDTCV125
产品特点:
适用于笔记本电脑应用电源管理控制
一个高精度的PLL的CPU , SSC和N编程
一个高精度的PLL用于SRC / PCI ,支持100MHz的输出
频率, SSC和N编程
一个高精度的PLL用于LVDS 。支持100 / 96MHz的输出
频率, SSC编程
一个高精度锁相环的96MHz / 48MHz的
为差分输出带隙电路
支持扩频调制, -0.5向下蔓延,
OTHERS
读/写支持SMBus的块,索引读/写
可选择的输出强度为REF
允许CPU频率更改为一个较低的频率以
节省功耗,当一个应用程序较少execution-
集约
平滑过渡N个节目
提供TSSOP封装
IDTCV125是一个56引脚的时钟设备,结合了英特尔CK410M和
CKSSCD要求,英特尔提前P4处理器。该CPU输出
缓冲区被设计成支持高达400MHz的处理器。该芯片有4个PLL
里面的CPU , SRC / PCI , LVDS ,以及为48MHz / DOT96 IO时钟。该装置
还实现了带隙参考I
REF
减少Ⅴ的冲击
DD
变异
上的差分输出,从而可以提供更健壮的系统性能。
静态PLL分频误差可低至36 ppm的,更糟糕的情况下, 114
PPM ,可提供高精度的输出时钟。每个CPU / SRC / LVDS都有自己的
扩频选择。
描述:
输出:
主要技术参数:
2 * 0.7V电流 - 模式差分CPU CLK双
6 * 0.7V电流 - 模式差分SRC对CLK
一个CPU_ITP / SRC选择CLK双
6 * PCI ,2个自由运行, 33.3MHz
1 *的96MHz , 1 * 48MHz的
1*REF
一个96分之100 MHz差分LVDS
CPU / SRC CLK周期循环抖动< 85ps
PCI CLK周期循环抖动< 250PS
静态PLL分频误差< 114 ppm的
静态PLL分频误差的48MHz < 5ppm的
功能框图
PLL1
SSC
可编程
CPU CLK
输出缓冲器
STOP LOGIC
CPU [1:0 ]
X1
XTAL
振荡器放大器
CPU_ITP/SRC7
I
REF
REF
LVDS CLK
输出缓冲器
STOP LOGIC
ITP_EN
LVDS
X2
SDATA
SCLK
SM总线
调节器
PLL2
SSC
I
REF
PLL3
SSC
可编程
V
TT_
P
WRGD
# / PD
SEL100/96#
FSA.B.C
PCI_STOP #
CPU_STOP #
控制
逻辑
SEL
100/96MHz
SRC CLK
输出缓冲器
STOP LOGIC
SRC [ 6:1 ]
PCI [3: 0], PCIF [1:0 ]
I
REF
48MHz
PLL4
48MHz/96MHz
输出缓冲器
DOT96
IDT标志是集成设备技术,Inc.的注册商标。
商业级温度范围
1
2004集成设备技术有限公司
十二月2004
DSC十四分之六千五百五十二