
表18. HDI24时序参数(续)
号
特征
2
200兆赫
表达
民
339
340
从延迟写入数据选通无效到
主机请求断言为“最后的数据寄存器” write4 ,
7, 9
延迟从数据选通断言
主机请求的无效的“最后的数据寄存器”读或写( HROD =
0)4,
8, 9
延迟从数据选通断言
主机请求的无效的“最后的数据寄存器”读或写( HROD =
1 ,开漏主机请求) 4 ,
8, 9, 10
延迟从DMA HACK无效到HOREQ断言
对于“最后的数据寄存器” read4
对于“最后的数据寄存器” write4
对于其他情况
343
344
延迟从DMA HACK断言HOREQ的无效
HROD = 04
从DMA HACK断言延迟HOREQ的无效的“最后数据
注册“读或写
HROD = 1 ,开漏主机Request4 ,
10
1.
2.
3.
4.
5.
单位
最大
–
19.1
ns
ns
2
×
T
C
–
10.0
–
341
–
–
300.0
ns
342
ns
2
×
T
C
+ 19.1
1
×
T
C
+ 19.1
–
–
–
29.1
24.1
0.0
–
–
–
–
–
20.2
300.0
ns
ns
注意事项:
在下面的时序图中,控制销被绘制为有效低电平。该引脚极性是可编程的。
V
CC
= 1.0伏± 10% ;牛逼
J
= -40 ° C至+ 125°C ;
L
= 50 pF的。
读数据选通人力资源开发中的双数据选通模式和HDS在单一数据选通模式。
“最后的数据寄存器”是寄存器地址$ 7,它是最后的位置被读出或写入的数据传输。
这个定时仅适用如果从读“最后的数据寄存器”之后是从RXL , RXM ,或RXH寄存器的读出,而不
第一轮询RXDF或HREQ位,或等待HOREQ信号的断言。
6.这个定时仅适用如果连续两次读出,从这些寄存器中的一个被执行。
7.写数据选通是HWR在双数据选通模式和HDS在单个数据选通模式。
8.数据选通信是主读出( HRD)或主机写( HWR )在双数据选通模式和主机数据选通(HDS)在单个数据
频闪模式。
9.主机请求HOREQ在单主机请求模式和HRRQ和HTRQ在双主机请求模式。
10.在此计算中,主机请求信号把车停在开漏模式4.7千瓦的电阻。
11. HDI24_1规格相匹配HDI24的。
SYMPHONY
TM
DSP56720 / DSP56721多核音频处理器, Rev.1号
飞思卡尔半导体公司
37