位置:首页 > IC型号导航 > 首字符W型号页 > 首字符W的型号第49页 > WV3HG64M72EER534D6IMG > WV3HG64M72EER534D6IMG PDF资料 > WV3HG64M72EER534D6IMG PDF资料1第6页

怀特电子设计
仅包括DDR2 SDRAM组件
符号建议条件
I
CC0*
经营一家银行主动预充电电流;
t
CK
= t
CK
(I
CC
), t
RC
= t
RC
(I
CC
), t
RAS
= t
RAS
MIN (我
CC
) ; CKE为高电平, CS #为高电平有效的
命令;地址总线输入的切换;数据总线输入切换
经营一家银行主动阅读的预充电电流;
I
OUT
= 0毫安; BL = 4, CL = CL(我
CC
) ,AL = 0;吨
CK
= t
CK
(I
CC
), t
RC
= t
RC
(I
CC
), t
RAS
= t
RAS
MIN (我
CC
), t
RCD
= t
RCD
(I
CC
) ; CKE为高电平, CS #为高电平有效命令的;地址总线输入是
开关;数据模式是相同的,因为我
CC
4W
WV3HG64M72EER-D6
先进
DDR2我
CC
规格和条件
806
待定
665
待定
534
1,120
403
1,120
单位
mA
I
CC1*
待定
待定
1,255
1,255
mA
I
CC2P*
预充电掉电电流;
所有银行闲置;吨
CK
= t
CK
(I
CC
) ; CKE低;其它的控制和地址总线输入是稳定的;数据
总线输入浮动
预充电安静的待机电流;
所有银行闲置;吨
CK
= t
CK
(I
CC
) ; CKE为高电平, CS #高;其它的控制和地址总线输入是
稳定的;数据总线输入浮动
预充电待机电流;
所有银行闲置;吨
CK
= t
CK
(I
CC
) ; CKE为高电平, CS #高;其它的控制和地址总线输入是
开关;数据总线输入切换
主动掉电电流;
所有银行开放;吨
CK
= t
CK
(I
CC
) ; CKE低;其他的控制和
地址总线的投入是稳定的;数据总线输入浮动
快速PDN退出刘健( 12 ) = 0
慢PDN退出刘健( 12 ) = 1
待定
待定
472
472
mA
I
CC2Q**
待定
待定
670
670
mA
I
CC2N**
待定
待定
715
670
508
715
670
508
mA
mA
mA
I
CC3P**
待定
待定
待定
待定
I
CC3N**
当前待机电流;
所有银行开放;吨
CK
= t
CK
(I
CC
), t
RAS
= t
RAS
MAX(我
CC
), t
RP
= t
RP
(I
CC
) ; CKE为高电平, CS #为高电平之间
有效的命令;其他的控制和地址总线输入切换;数据总线输入是
开关
工作突发写入电流;
所有银行开放,连续的突发写入; BL = 4, CL = CL(我
CC
) ,AL = 0;吨
CK
= t
CK
(I
CC
), t
RAS
=
t
RAS
MAX(我
CC
), t
RP
= t
RP
(I
CC
) ; CKE为高电平, CS #为高电平有效命令的;地址总线
输入的切换;数据总线输入切换
工作突发读取电流;
所有银行开放,连续的突发读取,我
OUT
= 0毫安; BL = 4, CL = CL(我
CC
) ,AL = 0;吨
CK
= t
CK
(I
CC
), t
RAS
= t
RAS
MAX(我
CC
), t
RP
= t
RP
(I
CC
) ; CKE为高电平, CS #为高电平有效命令的;地址总线
输入切换;数据模式是相同的,因为我
CC
4W
连拍自动刷新电流;
t
CK
= t
CK
(I
CC
) ;在每个T刷新命令
RFC
(I
CC
)区间; CKE为高电平, CS #为高电平之间
有效的命令;其他的控制和地址总线输入切换;数据总线输入是
开关
自刷新电流;
CK和CK \\在0V ; CKE 0.2V ;其它的控制和地址总线
输入
是浮动的;数据总线输入浮动
正常
待定
待定
850
850
mA
I
CC4W*
待定
待定
1,480
1,390
mA
I
CC4R*
待定
待定
1,525
1,390
mA
I
CC5B**
待定
待定
1,160
1,660
mA
I
CC6**
待定
待定
72
72
mA
I
CC7*
经营银行交织读取电流;
所有银行交错读取,我
OUT
= 0毫安; BL = 4, CL = CL(我
CC
) , AL = T
RC
D(我
CC
)-1*t
CK
(I
CC
); t
CK
=
t
CK
(I
CC
), t
RC
= t
RC
(I
CC
), t
RRD
= t
RRD
(I
CC
), t
RCD
= 1*t
CK
(I
CC
) ; CKE为高电平, CS #为高电平有效的
命令;地址总线的投入是稳定的过程中取消选择;数据总线输入切换。
待定
待定
2,380
2,380
mA
注:我
CC
特定网络连接的阳离子是基于
三星
组件。其它DRAM制造商特定网络连接的阳离子可以是不同的。
* :值计算为在此操作条件的一个模块级,而所有其他模块排在我
CC2P
( CKE LOW )模式。
** :重新计算学分佛罗里达州的所有模块的价值排在此操作条件。
2006年8月
第1版
6
怀特电子设计公司 ( 602 ) 437-1520 www.wedc.com