添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符X型号页 > 首字符X的型号第46页 > XC3S400-4FG1156I > XC3S400-4FG1156I PDF资料 > XC3S400-4FG1156I PDF资料1第12页
R
Spartan-3系列FPGA的1.2V系列:功能描述。
表4:
单端I / O标准(以伏特为单位的值)
V
CCO
信号
标准
PCI33_3
SSTL18_I
SSTL2_I
SSTL2_II
输出
3.0
1.8
2.5
2.5
输入
3.0
-
-
-
V
REF
输入
(1)
-
0.9
1.25
1.25
终止
电压(V
TT
)
-
0.9
1.25
1.25
输出电压摆幅,除了GTL和所有标准
GTLP 。
所有的单端标准除了LVCMOS模式
需要一个参考电压(V
REF
)偏压输入开关
荷兰国际集团的门槛。一旦配置数据文件被加载到
调用用于I在FPGA /给定的银行的O来使用这种
信号的标准,对一些具体预留的I / O引脚
同一家银行自动转换到V
REF
输入。当
使用的LVCMOS标准之一,这些引脚保持
I / O的,因为在V
CCO
电压偏置的输入切换
阈值,所以没有必要为V
REF
。选择V
CCO
V
REF
水平,以满足所需的单端标准
根据
表4 。
差分标准采用了一对信号,其中一个
中的另一个相反的极性。降噪(例如,
共模抑制比),这些标准特性
允许非常高的数据传输速率。本节
介绍了差分信号的Spartan-3系列的功能
设备。
每款器件封装组合指定具体的I / O
这是专门优化,可支持差分对
标准。独特的“L -号” ,的脚名称的一部分, iDEN的
tifies与每家银行相关的线对(见模块
4:
引脚说明) 。
对于每一对中,字母“P”和
“N”指定的真实,倒线,分别。为
例如,引脚名IO_L43P_7和IO_L43N_7 indi-
美食包括线对L43的真实,倒线
银行7差分输出电压(V
OD
)参数
测量的电压差的高和低逻辑列弗
埃尔斯是一对差分输出驱动器。在V
OD
范围
每个不同的标准中列出
表5 。
V
CCO
线提供到输出端的电流。在V
REF
线
不被使用。选择V
CCO
电平,以适应所需的differ-
根据标准无穷区间
表5 。
表4:
单端I / O标准(以伏特为单位的值)
V
CCO
信号
标准
GTL
GTLP
HSTL_I
HSTL_III
HSTL_I_18
HSTL_II_18
HSTL_III_18
LVCMOS12
LVCMOS15
LVCMOS18
LVCMOS25
LVCMOS33
LVTTL
输出
注2
注2
1.5
1.5
1.8
1.8
1.8
1.2
1.5
1.8
2.5
3.3
3.3
输入
注2
注2
-
-
-
-
-
1.2
1.5
1.8
2.5
3.3
3.3
V
REF
输入
(1)
0.8
1
0.75
0.9
0.9
0.9
1.1
-
-
-
-
-
-
终止
电压(V
TT
)
1.2
1.5
0.75
1.5
0.9
0.9
1.8
-
-
-
-
-
-
注意事项:
1.银行4和5中的任Spartan-3器件的在一个VQ100包
不支持使用V信号标准
REF
.
2. V
CCO
用于GTL和GTLP标准级别必须
比终止电压不低(Ⅴ
TT
) ,也不能被
不是在I / O焊盘上的电压为低。
3.请参阅
表6
对于单端DCI标准的列表。
表5:
差分I / O标准
V
CCO
(伏)
信号
标准
LDT_25
LVDS_25
BLVDS_25
LVDSEXT_25
ULVDS_25
RSDS_25
输出
2.5
2.5
2.5
2.5
2.5
2.5
输入
-
-
-
-
-
-
V
REF
输入
(伏)
-
-
-
-
-
-
V
OD(1)
(毫伏)
分钟。
430
250
250
330
430
100
马克斯。
670
400
450
700
670
400
注意事项:
1.测得的100端接电阻值( RT)
欧姆。
2.见
表6
对于差分DCI标准的列表。
供应V的需要
REF
和V
CCO
强加的限制
该标准可以在同一行中。看
组织的IOB进银行
部分附加
关于使用V指引
CCO
和V
REF
线。
数控阻抗( DCI )
当输出信号的往返延迟 - 即从
输出到输入,然后再返回 - 超过兴衰
次,这是通常的做法是端接电阻增加
线承载的信号。这些电阻有效
一个设备的I / O的阻抗相匹配的特征
阻抗传输线,从而防止
反射,信号完整性产生不利影响。不过,
与高I / O数支持现代的设备,添加 -
荷兰国际集团的电阻需要显著更多的组件和
电路板面积。此外,对于一些软件包 - 例如,球
网格阵列 - 这可能不总是可能将电阻
器靠近引脚。
DCI通过提供2种回答这些问题
片上端接:并行终端使用的
集成电阻网络。系列终端的结果
控制输出驱动器的阻抗。 DCI积极
调整两个并联和串联端接准确
DS099-2 ( V1.2 ) 2003年7月11日
先期产品技术说明
www.xilinx.com
1-800-255-7778
5

深圳市碧威特网络技术有限公司