位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第372页 > ATMEGA2560-16AU > ATMEGA2560-16AU PDF资料 > ATMEGA2560-16AU PDF资料4第38页

时钟系统及其
分配
CPU时钟 - CLK
中央处理器
CPU时钟被路由到相关的AVR的操作的系统的部分
核心内容。这种模块的例子是通用寄存器文件,状态稳压
存器和数据存储器保存堆栈指针。停止CPU时钟抑制
芯从执行一般的操作和计算。
在I / O时钟用于主要的I / O模块,如定时器/计数器,SPI和
USART 。在I / O时钟还用于外部中断模块,但要注意一些
外部中断由异步逻辑检测,因此这种中断是
发现即使I / O时钟停止了。还要注意的是启动条件检测的USI
模块是异步执行时, CLK
I / O
暂停时, TWI地址识别的
所有的睡眠模式。
Flash时钟控制Flash接口的操作。此时钟通常是
同时积极与CPU时钟。
异步定时器时钟允许异步定时器/计数器进行计时
直接从外部时钟或外部的32 kHz时钟晶体。专用时钟
使得此定时器/计数器作为一个实时计数器,即使当该装置是
在睡眠模式下。
所述ADC具有一个专用的时钟域。这允许停止CPU和
的I / O时钟以降低数字电路产生的噪声。这给了更精确
率的ADC转换结果。
I / O时钟 - CLK
I / O
Flash时钟 - CLK
FL灰
异步定时器时钟 -
CLK
ASY
ADC时钟 - CLK
ADC
38
ATmega640/1280/1281/2560/2561
2549K–AVR–01/07