
TMS320C32
数字信号处理器
SPRS027C - 1995年1月 - 修订1996年12月
使用IOSTRB存储器读周期时序(参见图18)
号
NO
11.1
12.1
13.1
14.1
15.1
16.1
17.1
18.1
23
td(H3L-IOSL)
td(H3L-IOSH)
td(H1L-RWL)
td(H1L-A)
TSU (D )R
日(D )R
TSU ( RDY )
日( RDY )
延迟时间, H3低到IOSTRB低
延迟时间, H3低到高IOSTRB
延迟时间, H1低到R / W高
延迟时间, H1低到一个有效的
建立时间,D H1前高
保持时间,D后H1高
建立时间, RDY前H1高
H1高后保持时间, RDY
’C32 - 40
民
0
0
0
0
13
0
9
0
0
11
最大
11
11
11
11
’C32 - 50
民
0
0
0
0
10
0
8
0
0
9
最大
9
9
9
9
’C32 - 60
民
0
0
0
0
9
0
7
0
0
8
最大
8
8
8
8
单位
ns
ns
ns
ns
ns
ns
ns
ns
ns
td(H1L-RWH)
延迟时间,H1低到R / W低
从表征放心,但未经测试
H3
H1
11.1
IOSTRB
13.1
读/写
14.1
A
15.1
D
17.1
18.1
RDY
16.1
23
12.1
见图19和相应的表格。
图18.存储器读周期时序使用IOSTRB
24
邮政信箱1443
休斯敦,得克萨斯州77251-1443