位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第457页 > HYS64T64920EDL-25F-B2 > HYS64T64920EDL-25F-B2 PDF资料 > HYS64T64920EDL-25F-B2 PDF资料1第54页

互联网数据表
HYS64T[32/64/128]xxxEDL–[25F/…/3.7](–)B2
小轮廓DDR2 SDRAM模块
HYS64T32900EDL–3–B2
组织
256MB
×64
1等级( × 16 )
512MB
×64
2级( × 16 )
PC2–5300S–444
修订版1.2
(十六进制)
30
45
50
60
30
28
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
69
80
18
22
00
54
7A
HYS64T64920EDL–3–B2
产品类型
1千兆字节
×64
2级( × 8 )
PC2–5300S–444
修订版1.2
(十六进制)
30
45
50
60
30
1E
30
2D
80
20
27
10
17
3C
1E
1E
00
00
39
69
80
18
22
00
50
7A
标签代码
JEDEC SPD修订
BYTE #
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
描述
PC2–5300S–444
修订版1.2
(十六进制)
30
45
50
60
30
28
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
69
80
18
22
00
54
7A
t
CK
@ CL
最大
-1 ( 18字节) [ NS ]
t
AC
SDRAM @ CL
最大
-1 [ NS ]
t
CK
@ CL
最大
-2 ( 18字节) [ NS ]
t
AC
SDRAM @ CL
最大
-2 [ NS ]
t
RP.min
[ NS ]
t
RRD.min
[ NS ]
t
RCD.min
[ NS ]
t
RAS.min
[ NS ]
每级模块密度
t
AS.min
和
t
CS.min
[ NS ]
t
AH.min
和
t
CH.min
[ NS ]
t
DS.min
[ NS ]
t
DH.min
[ NS ]
t
WR.min
[ NS ]
t
WTR.min
[ NS ]
t
RTP.min
[ NS ]
特点分析
t
RC
和
t
RFC
延期
t
RC.min
[ NS ]
t
RFC.min
[ NS ]
t
CK.max
[ NS ]
t
DQSQ.max
[ NS ]
t
QHS.max
[ NS ]
PLL重新锁定时间
T
CASE.max
台达/
T
4R4W
DELTA
PSI( T- A) DRAM
牧师1.13 , 2007-10
08212006-PKYN-2H1B
54
HYS64T128921EDL–3–B2