位置:首页 > IC型号导航 > 首字符H型号页 > 首字符H的型号第908页 > HYS72T32000HU-25F-A > HYS72T32000HU-25F-A PDF资料 > HYS72T32000HU-25F-A PDF资料1第49页

互联网数据表
HYS[64/72]T[16/32/64]0xxHU–[2.5/../5]–A
无缓冲DDR2 SDRAM模组
HYS64T32001HU–3–A
HYS64T64020HU–3–A
HYS72T32000HU–3–A
产品类型
组织
256MB
×64
1等级( × 8 )
512MB
×64
256MB
×72
512MB
×72
2级( × 8 )
PC2–
5300E–444
修订版1.2
(十六进制)
45
50
60
30
1E
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
4B
80
18
22
00
52
82
47
2级( × 8 ) 1等级( × 8 )
PC2–
5300U–444
修订版1.2
(十六进制)
45
50
60
30
1E
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
4B
80
18
22
00
52
82
47
PC2–
5300E–444
修订版1.2
(十六进制)
45
50
60
30
1E
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
4B
80
18
22
00
52
82
47
标签代码
JEDEC SPD修订
BYTE #
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
描述
PC2–
5300U–444
修订版1.2
(十六进制)
45
50
60
30
1E
30
2D
40
20
27
10
17
3C
1E
1E
00
00
39
4B
80
18
22
00
52
82
47
t
AC
SDRAM @ CL
最大
-1 [ NS ]
t
CK
@ CL
最大
-2 ( 18字节) [ NS ]
t
AC
SDRAM @ CL
最大
-2 [ NS ]
t
RP.min
[ NS ]
t
RRD.min
[ NS ]
t
RCD.min
[ NS ]
t
RAS.min
[ NS ]
每级模块密度
t
AS.min
和
t
CS.min
[ NS ]
t
AH.min
和
t
CH.min
[ NS ]
t
DS.min
[ NS ]
t
DH.min
[ NS ]
t
WR.min
[ NS ]
t
WTR.min
[ NS ]
t
RTP.min
[ NS ]
特点分析
t
RC
和
t
RFC
延期
t
RC.min
[ NS ]
t
RFC.min
[ NS ]
t
CK.max
[ NS ]
t
DQSQ.max
[ NS ]
t
QHS.max
[ NS ]
PLL重新锁定时间
T
CASE.max
台达/
T
4R4W
DELTA
PSI( T- A) DRAM
T
0
(DT0)
牧师1.41 , 2006-11
03062006-0GN5-WTPW
49
HYS72T64020HU–3–A