
初步
集成
电路
系统公司
ICS843011C
F
EMTO
C
锁
C
RYSTAL
-
TO
-
3.3V LVPECL
LOCK
G
enerator
生成106.25MHz的输出频率。在C1 = 27pF和
C2 = 33pF的被推荐用于频率精度。为
不同的电路板布局中, C1和C2的值可以是稍微
优化频率精度调整。
A
PPLICATION
S
电气原理
图3a
示出了ICS843011C的示意例子。
LVEPCL终止的一个例子示于这个原理图
马蒂奇。其他LVPECL终止方式显示
在LVPECL终止应用笔记。在这个例子中,
一个18 pF的并联谐振26.5625MHz晶振用于
VCC
R2
10
VCCA
VCC
C3
10uF
C4
0.1u
U2
Q
XTAL_OUT
1
2
3
4
VCCA
VEE
XTAL_OUT
XTAL_IN
843011C
C5
0.1u
R4
82.5
R6
82.5
VCC
Q
nQ
nc
8
7
6
5
VCC
+
ZO = 50欧姆
R3
133
R5
133
ZO = 50欧姆
nQ
C2
33pF
X1
26.5625MHz
18pF
-
XTAL_IN
C1
27pF
ZO = 50欧姆
Q
+
ZO = 50欧姆
nQ
-
R5
50
R6
50
可选
Y型端子
R7
50
F
IGURE
3A 。 ICS843011C S
电气原理
E
XAMPLE
PC B
OARD
L
AYOUT
E
XAMPLE
图3b
示ICS843011C交媾的一例板lay-
出。在本实施例中所示的晶体X1的足迹允许
安装或者表面安装HC49S或通孔
HC49包。在此其它组分的脚印
实例中列出的
表6 。
应该有至少一个
去耦每个电源引脚电容。去耦电容
器应放置在尽可能靠近电源引脚。
布局假定台式机主板有干净的模拟电源
接地平面。
T
ABLE
6. F
OOTPRINT
T
ABLE
参考
C1, C2
C3
C4, C5
SIZE
0402
0805
0603
R2
0603
注:表6中,列出了组件
大小在此布局的例子所示。
F
IGURE
3B 。 ICS843011 PC B
OARD
L
AYOUT
E
XAMPLE
843011CG
www.icst.com/products/hiperclocks.html
6
REV 。一2006年1月25日