
t
CLK
t
CLKH
t
CLKL
WCLK0
2
t
SKEW3
(3)
t
ENS
t
ENH
1
(2)
t
SKEW1
WEN0
t
DS
t
DH
D[9:0]
W
D
RCLK0
1
t
ENS
t
ENS
REN0
OE0
t
A
t
A
t
A
W
3
W
m0+2
W
[m0+3]
W
[m0+4]
W
[D-n0-1]
W
[D-n0]
W
[D-n0+1]
W
[D-n0+2]
W
[D-1]
W
2
t
A
t
A
W
D
t
REF
t
OHZ
W
1
t
OE
Q[9:0]
W
1
OR0
t
PAES
PAE0
t
PAFS
IDT72T54242 / 72T54252 / 72T54262 2.5V QUAD /双TeraSync
DDR / SDR FIFO
32K ×10× 4 / 16K ×20× 2 , 64K ×10× 4 / 32K ×20× 2和128K ×10× 4 / 64K ×20× 2
45
t
WFF
PAF0
t
WFF
IR0
6158 drw27
注意事项:
1.所示的时序图是用于FIFO0 。 FIFO1-3出现相同的行为。
2. t
SKEW1
是一个上升WCLK0边缘与上升RCLK0边缘,以保证之间的最小时间
OR0
经过两次RCLK0周期加T将变低
REF
。如果WCLK0的上升沿与上升沿之间的时间
RCLK0小于吨
SKEW1
,然后
OR0
断言可能会延迟一个额外的RCLK0周期。
3. t
SKEW3
是一个上升WCLK0边缘与上升RCLK0边缘,以保证之间的最小时间
PAE0
会后1 RCLK0周期加T高
PAES
。如果WCLK0的上升沿与上升沿之间的时间
RCLK0小于吨
SKEW3
,则
PAE0
取消断言可能会延迟一个额外的RCLK0周期。
4.
OE0
=低,
WCS
=低。
5. n0 =
PAE0
偏移量, M0 =
PAF0
偏移和D =最大FIFO深度。
6.第一个数据字延迟= T
SKEW1
+ 2*T
RCLK
+ t
REF 。
RDDR
0
FWFT / SI
1
PFM
1
7.
MD
1
IW
D / C
OW
D / C
wddr
0
商业和工业
温度范围
2005年3月22日
图22.读时序和输出就绪标志(四模式, FWFT模式,以特别提款权SDR )