位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第157页 > ISPLSI3192-100LQI > ISPLSI3192-100LQI PDF资料 > ISPLSI3192-100LQI PDF资料2第1页

3192可编程逻辑器件
高密度可编程逻辑
特点
高密度可编程逻辑
- 192 I / O引脚
- 9000 PLD门
- 384寄存器
- 高速全球互联
- 宽输入选通高速计数器,国家
机,地址解码器等
- 小逻辑块大小为随机逻辑
高性能ê
2
CMOS
技术
—
f
最大
= 100 MHz的最高工作频率
—
t
pd
= 10 ns的传播延迟
TTL兼容的输入和输出
- 电可擦除和可重复编程
- 非易失性
- 100%测试在制造时
- 未使用的产品长期关机节省电源
在系统可编程
- 支持ISP 或ispJTAG 编程
- 提高生产良率,减少时间用于─
市场和提高产品质量
- 重新编程锡焊设备的快速调试
100 %的IEEE 1149.1边界扫描兼容
提供使用和快速的系统的易用性
可编程逻辑器件速度与密度和灵活性
现场可编程门阵列
- 完整的可编程器件可以结合胶
逻辑和结构化设计
- 五个专用时钟输入引脚
- 同步和异步时钟
- 可编程的输出压摆率控制要最大
程度降低开关噪声
- 灵活的引脚布局
- 优化的全球路由池提供全球
互联
ispDesignEXPERT - 逻辑编译器和COM-
完整的ISP器件设计系统免受高密度脂蛋白
合成THROUGH在系统编程
- 业绩卓越的品质
- 紧密集成了领先的CAE供应商工具
- 提高生产率的时序分析,探索
工具,时序仿真和ispANALYZER
- PC和UNIX平台
0139/3192
功能框图
ORP
F3
F2
ORP
ORP
ORP
边界
扫描
F1
F0
E3
E2
E1
E0
全球路由池
Q
ORP
A1
ARRAY
Q
D2
双胞胎
GLB
D1
D0
和阵列
Q
ORP
Q
A3
OR
ARRAY
Q
Q
Q
B0
B1
B2
B3
C0
C1
C2
C3
ORP
ORP
ORP
ORP
描述
所述可编程逻辑器件3192是一个高密度可编程逻辑
含384寄存器, 192通用I / O引脚器件,
5专用时钟输入管脚, 12输出路由
池( ORP ) ,和全球路由池( GRP )的
允许所有的这些之间完全相互连通
元素。在系统可编程逻辑器件3192提供5伏在系统
可编程性和系统诊断功能。
在系统可编程逻辑器件3192提供的非易失性可重编程
的逻辑,以及互连,以提供真正的
可重构系统。
逻辑的可编程逻辑器件3192设备上的基本单位是
双床通用逻辑块( GLB双床)标记的A0 , A1 ... F3 。
总共有这些双GLBs 24在系统可编程逻辑器件是
3192设备。每双GLB有24个输入,编程
梅布尔与阵列和两个或/异或阵列,和
8个输出端可以被配置为任何的COM
binatorial或注册。所有双GLB的输入来自
玻璃钢。
2002莱迪思半导体公司的所有品牌或产品名称均为其各自所有者的注册商标。此处的规格和信息如有
更改,恕不另行通知。
莱迪思半导体股份有限公司, 5555东北摩尔的Ct 。 ,俄勒冈州希尔斯伯勒97124 , USA
电话: ( 503 ) 268-8000 ; 1-800- LATTICE ;传真( 503 ) 268-8556 ; http://www.latticesemi.com
2002年6月
3192_08
1
ORP
A2
ORP
A0
OR
Q
D3