
麦克雷尔INC 。
精密边缘
SY10E196
SY100E196
延迟( 1111111对A
0
–A
6
地址总线),D-
7
会
置的信号,需要级联延迟到
接下来E196设备。当D
7
是断言,在设置最小
芯片# 2引脚将被拉高,延迟会
由受控
0
–A
6
地址总线。芯片# 1,对
另一方面,将其设定MAX引脚置位,导致
在设备的延迟是独立于A的
0
–A
6
地址总线。
当芯片# 1 SET MAX引脚置位时,D
0
和D
1
锁存器将被复位,而锁存器的其余部分
将被置位。此外,为了保持单调性,一
附加的门延迟被选择在级联电路。
其结果是,当D
7
芯片#1被断言时,延迟
增加了从31.75门到32门。 32门延迟
是最大延迟设定为E196 。
当级联多的pdc ,这将证明更经济
有效的是使用一个单一的E196对链条的MSB ,
在使用E195的低阶位。这是由于
这进一步只有一个微调输入需要的事实
减少延迟步进分辨率。
M9999-032006
hbwhelp@micrel.com或(408) 955-1690
9