
麦克雷尔INC 。
精密型边缘
SY10E196
SY100E196
使用FTUNE模拟输入
的E196设备上的模拟FTUNE销意
以提高的充分的20ps的分辨能力
数字E195 。分辨率所获得的电平是
取决于施加到增量数
适当的范围内对FTUNE引脚。
为了提供高分辨率的另一个层面, FTUNE销
必须能够通过大于调整延迟的
在20ps的数字分辨率。如图所示,提供
图形,这个要求很容易因为100ps的实现
延迟,可以实现在整个FTUNE电压
range.This额外的模拟范围可确保FTUNE
引脚将能够,即使在最坏的情况下,对
涵盖了数字分辨率。
通常情况下,模拟输入将通过外部驱动
数模转换器提供数字控制具有非常精细的模拟
输出步骤。所述装置的最终分辨率将
取决于所选择的DAC的宽度。
以确定所需的电压范围
FTUNE输入,所提供的曲线应该被使用。如
例如,如果被选择的范围40ps的的覆盖最坏
情况下的条件,并确保覆盖所述数字范围的,
从100E196图形-3.25V至一电压范围
-4V ,有必要对FTUNE销。显然,
有许多的电压范围,可用于
覆盖给定的延迟范围。用户被赋予了
的灵活性,以确定哪一个最适合他们的设计。
地址总线( A0 - A6 )
A
7
D
6
D
2
D
4
D
5
D
3
D
4
D
7
D
2
D
3
D
5
D
6
D
7
线性
输入
D
1
D
0
LEN
VEE
输入
IN
级联
级联
SET MAX
FTUNE
VCC
VCCO
Q
Q
VCCO
设置最小
D
1
D
0
FTUNE
VCC
VCCO
Q
级联
SET MAX
设置最小
级联
E196
芯片# 1
LEN
VEE
IN
IN
VBB
E196
芯片# 2
产量
IN
VBB
EN
Q
VCCO
图1.级联互连架构
级联多个E196s
以增加E196的可编程范围内,
内部级联电路已被列入。该电路
允许多个E196s的无级联
无需任何外部选通。此外,这种能力
要求每个加入E196只多了一个地址线。
显然,级联多个的pdc将导致较大的
可编程范围;然而,这种增加是在
牺牲一个较长的最小延迟。
图1示出了用于互连方案
级联两个E196s 。如可以看到的,这个方案可以
很容易地扩展为更大的E196链。对D
7
输入
在E196是串级控制引脚。与
图1中,在D的互连方案
7
被置位,它
信号需要一个较大的可编程范围比
是可以实现用一个单一的设备。
M9999-032006
hbwhelp@micrel.com或(408) 955-1690
方框图的锁存部分的膨胀
如下图所示。使用该图的将简化
解释如何级联电路的工作原理。当
D
7
的芯片#1的上面低,则级联输出也将
是低的,而级联条输出将是一个逻辑
高。在这种情况下,芯片# SET(设置)的MIN销2意志
可以断言,因此,所有的芯片#锁存器2将
被复位,装置将被设置为它的最小延迟。
由于锁存器的复位和SET输入为
覆盖,对A的任何变化
0
–A
6
地址总线
没有影响的芯片#2的操作。
芯片#1,另一方面,将有两集的MIN
和SET MAX解除断言,这样的延迟会
完全由地址总线A控制
0
–A
6
。如果延迟
需要大于可与31.75栅极来实现
8
EN