
LTC1164
应用S我FOR ATIO
ANALOG注意事项
1.接地和旁路
该LTC1164应分离的模拟使用
和数字地平面和单点接地
技术。
引脚6 ( AGND )应直接连接到模拟地
平面。
引脚7 (V
+
)应被分流到地平面与
0.1μF的陶瓷盘的引线尽可能短。引脚19
(V
–
)应绕过一个0.1μF的陶瓷盘。为
单电源应用中,V
–
可以连接到模拟
接地平面。
为了获得良好的隔音性能,V
+
和V
–
必须是自由的
噪声和纹波。
所有模拟输入应直接引用到
单点接地。时钟输入应该被屏蔽
从和/或路由远离模拟电路和
单独的数字地平面。
1
PIN 1 DENT
2
3
4
5
6
7.5V
0.1F
陶瓷的
DISK
7
8
9
10
11
类似物
地
飞机
12
图3.示例地平面面包板技术LTC1164
8
U
图3示出了一个理想的接地平面设计的示例
对于一个双面电路板。当然这大大地
面并不总是可能的,但用户应努力
得到尽可能接近此成为可能。原板不
推荐使用。
2.缓冲滤波器输出
当驱动同轴电缆和1x示波器探头,过滤器
输出应该被缓冲。这是很重要的
特别是当高Qs的用于设计一特定过滤器。
不足的缓冲可能的噪音引起的错误,
失真,Q和增益的测量。
当10X探头
使用时,通常不需要缓冲。缓冲区是
特别推荐时的THD的测试。
如图4所示,缓冲器应当充分
旁路,以减少时钟馈通。
24
23
22
21
20
–7.5V
19
18
17
16
15
14
13
时钟
数字地
飞机
(单点
地面)
0.1μF的陶瓷圆盘
V
IN
为了获得最佳高频响应
PLACE电阻器并行翻一番
双面覆铜箔板及平躺着
( 4个电阻这里显示典型值)
注:连接模拟和数字
地平面在一个单一的点
板边缘
LTC1164 AI01
W
U U
1164fa