位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第0页 > LM3S6938-IQC20-A0 > LM3S6938-IQC20-A0 PDF资料 > LM3S6938-IQC20-A0 PDF资料2第24页

结构概述
–
主机和从机接收和发送操作的速度可达100Kbps的中
在快速模式标准模式和400 Kbps的
–
中断产生
–
主机带有仲裁和时钟同步功能,支持以及7位寻址
模式
■
个GPIO
–
7-38个GPIO ,取决于配置
–
5 V容错输入/输出
–
中断产生可编程为边沿触发或电平检测
–
通过地址线进行位屏蔽的读取和写入操作
–
可启动一个ADC采样序列
–
可编程控制GPIO端口的配置:
■
动力
–
片上低压差( LDO)稳压器,具有可编程的输出用户可调
从2.25 V至2.75 V
–
休眠模块处理上电/掉电3.3V列,并控制内核
数字逻辑电路和模拟电路
–
控制器的低功耗选项:睡眠和深度睡眠模式
–
低功耗选项外设:单个外设的软件控制关机
–
用户可启用LDO的未调节电压检测及自动复位
–
3.3 V电源掉电检测,可通过中断或复位报告
■
灵活的复位源
–
上电复位( POR )
–
RESET引脚断言
–
掉电( BOR)警告系统电源掉电
–
软件复位
弱上拉或下拉电阻
2毫安, 4 - mA和8 - mA引脚驱动
压摆率控制在8 -mA驱动
开漏使能
数字输入使能
24
初步
2007年10月8日